电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC1124M00DGR

产品描述LVPECL Output Clock Oscillator, 1124MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530RC1124M00DGR概述

LVPECL Output Clock Oscillator, 1124MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC1124M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1124 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
2450 usb 2.0 device 如何修改为 host???
如上。 2440 只要修改寄存器就可以了,2450 似乎要自己写驱动。 请教各位大侠。...
xianzai12360 嵌入式系统
3G模块短信发送问题
使用的3G模块为华为的EM730WCDMA模块,自己改了个短信发送程序,通过对串口发送AT指令实现,运行结果如下: ~ $ ./send the sms is sending........ AAT+CMGS=? OK ATE1 OK AT+C ......
ppz2005 嵌入式系统
单电源运放集
276704 ...
蓝猫淘气 模拟电子
811无法烧写和调试
各位好。我现在有一块811的评估板。里面只有1快板和一根USB,请问是IT给东西给少了。还是USB就可以用作烧写程序和仿真?但是我在keil里面设置好了以后(根据论坛帖子进行设计的),开始调试的时 ......
sylar_d 微控制器 MCU
【MicroPython】LAB02 - 流水灯2
本帖最后由 slotg 于 2016-5-5 00:40 编辑 Pyboard 上的每一支管脚都有自己的名称(X1,Y1...),GPIO 的控制是以单一管脚做为对象,因此上个 LAB 的流水灯控制方式就是以单一管脚的驱动来控 ......
slotg MicroPython开源版块
Sensortag传感器频率设置问题
刚在TI的官方例程中,找到了关于sensortag传感器采样频率的设置,如下: #define SENSOR_MIN_UPDATE_PERIOD 100 // Minimum 100 milliseconds#define SENSOR_PERIOD_RESOLUTION ......
北风吹 TI技术论坛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2259  1831  2621  480  356  6  30  23  55  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved