电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA367M000DGR

产品描述LVPECL Output Clock Oscillator, 367MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA367M000DGR概述

LVPECL Output Clock Oscillator, 367MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA367M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率367 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
脉冲控制晶闸管电路
想通过控制晶闸管的导通角来控制后面的输出电压 当然 电容那部分现在还没加 遇到的问题是 晶闸管不知道什么地方出了问题 分压太厉害 ...
J先生 模拟与混合信号
GPU计算主板学习资料第735篇:基于3U VPX的AGX Xavier GPU计算主板
基于3U VPX的AGX Xavier GPU计算主板 一、板卡概述 基于3UVPX的JetsonAGXXavierG ......
hexiaoyan_1024 工业自动化与控制
求这个原理图的C语言程序
107566 实现左边开关单独控制每一个灯,右边三个开关分别展示三个花样~谢谢~...
gdlgc100 51单片机
什么是总线的驱动能力?
看到很多讲微机原理的书里都提到所谓的总线驱动能力,还有用8286数据收发器芯片可以增加总线的驱动能力,不知道该怎么理解。...
sockit 嵌入式系统
关于PIC外部中断的问题
大侠们,我初学PIC 外部中断死活弄不出来 我写在C是这样的 请高手指点,我用PIC12F675, #include<pic12f675.h> void delay(int g){unsigned int i;unsigned int j; for(;g>0;g--) {for ......
wang000 Microchip MCU
UART中断请教
请教各位,最近在学习UART的程序。写了个简单的发送,可是调试时发现,程序跳不进中断服务程序。 1。已打开UART中断; 2。已打开发送中断; 3。已打开总中断; 4。已在STARTUP中申明中 ......
zxf1029 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1656  2230  2114  670  1203  29  4  55  11  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved