电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KA1262M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530KA1262M00DG概述

CMOS/TTL Output Clock Oscillator, 1262MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KA1262M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1262 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
真心求教。。。。。。
我现在要做一个关于vxworks的课题,以前没接触过。。。现在首要目的是想知道怎样在电脑上有这个系统。。。知道的大侠请告诉详细的步骤,不甚感激。。。。。。。。...
lovemengmeng 嵌入式系统
有关TMS320C5402 芯片的开发板
求助,想做一个谐波检测系统,用于进行谐波分析系统和谐波分析算法的设计,还想要搭建电网信号的硬件采集电路,用加窗快速傅里叶变换进行分析,并且想在LCD中显示出谐波信号幅值与频率的相关信 ......
小木2013 DSP 与 ARM 处理器
请问定时器T0,T1工作都是独立的么?
/*******************************************************************/ /* 同时用两个定时器控制蜂鸣器发声, 定时器0控制频 ......
xywust 51单片机
【颁奖礼】08月晒经典电路活动颁奖啦!!!
通过为期将近一个月的电路收集活动,还真地挖出了不少坛友的不少宝贝呢。希望坛友分享的这些宝贝,能够为坛子里更多的人带来帮助和启发,将模拟电子技术学习地更透彻。活动链接:【搜集令】晒晒 ......
EEWORLD社区 模拟与混合信号
高速PCB设计:源同步时钟系统 (下篇)
上文提到动态偏移对使用了去偏移(DeSkew)技术的源同步时序系统影响更大,这里我们重点来讨论下这些动态偏移。 首先就是同步开关噪声(Simultaneous Switch Noise,简称SSN),是指当器件处 ......
wstt PCB设计
catkin_make 不执行编译所有的功能包
之前进行了很多操作,某个时刻,catkin_ws下 执行catkin_make 。没有对工作空间的内进行编译。就完成了。BUILD_SHARED_LIBS is on 后面应该对很多包进行扫描。而现在,不执行那一大推东西, ......
ienglgge 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2209  47  1656  495  2432  33  17  12  18  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved