电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74F676SCX

产品描述IC shift register ser/par 24soic
产品类别逻辑    逻辑   
文件大小65KB,共6页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74F676SCX在线购买

供应商 器件名称 价格 最低购买 库存  
74F676SCX - - 点击查看 点击购买

74F676SCX概述

IC shift register ser/par 24soic

74F676SCX规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明SOP, SOP24,.4
针数24
Reach Compliance Codecompliant
其他特性HOLD MODE; CHIP SELECT DISABLES BOTH SERIAL & PARALLEL OPERATIONS
计数方向RIGHT
系列F/FAST
JESD-30 代码R-PDSO-G24
JESD-609代码e3
长度15.4 mm
逻辑集成电路类型PARALLEL IN SERIAL OUT
最大频率@ Nom-Sup90000000 Hz
湿度敏感等级1
位数16
功能数量1
端子数量24
最高工作温度70 °C
最低工作温度
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP24,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源5 V
传播延迟(tpd)13.5 ns
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术TTL
温度等级COMMERCIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型NEGATIVE EDGE
宽度7.5 mm
最小 fmax90 MHz
Base Number Matches1

文档预览

下载PDF文档
74F676 16-Bit Serial/Parallel-In, Serial-Out Shift Register
April 1988
Revised January 2002
74F676
16-Bit Serial/Parallel-In, Serial-Out Shift Register
General Description
The 74F676 contains 16 flip-flops with provision for syn-
chronous parallel or serial entry and serial output. When
the Mode (M) input is HIGH, information present on the
parallel data (P
0
–P
15
) inputs is entered on the falling edge
of the Clock Pulse (CP) input signal. When M is LOW, data
is shifted out of the most significant bit position while infor-
mation present on the Serial (SI) input shifts into the least
significant bit position. A HIGH signal on the Chip Select
(CS) input prevents both parallel and serial operations.
Features
s
16-bit parallel-to-serial conversion
s
16-bit serial-in, serial-out
s
Chip select control
s
Slim 24 lead 300 mil package
Ordering Code:
Order Number
74F676SC
74F676PC
74F676SPC
Package Number
M24B
N24A
N24C
Package Description
24-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300" Wide
24-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-011, 0.600" Wide
24-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300" Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
© 2002 Fairchild Semiconductor Corporation
DS009588
www.fairchildsemi.com

74F676SCX相似产品对比

74F676SCX 74F676SPC_NL
描述 IC shift register ser/par 24soic Parallel In Serial Out, F/FAST Series, 16-Bit, Right Direction, True Output, TTL, PDIP24, 0.300 INCH, LEAD FREE, PLASTIC, MS-001, DIP-24
厂商名称 Fairchild Fairchild
零件包装代码 SOIC DIP
包装说明 SOP, SOP24,.4 DIP,
针数 24 24
Reach Compliance Code compliant unknown
其他特性 HOLD MODE; CHIP SELECT DISABLES BOTH SERIAL & PARALLEL OPERATIONS HOLD MODE; CHIP SELECT DISABLES BOTH SERIAL & PARALLEL OPERATIONS
计数方向 RIGHT RIGHT
系列 F/FAST F/FAST
JESD-30 代码 R-PDSO-G24 R-PDIP-T24
JESD-609代码 e3 e3
长度 15.4 mm 31.915 mm
逻辑集成电路类型 PARALLEL IN SERIAL OUT PARALLEL IN SERIAL OUT
位数 16 16
功能数量 1 1
端子数量 24 24
最高工作温度 70 °C 70 °C
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP DIP
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE IN-LINE
传播延迟(tpd) 13.5 ns 13.5 ns
认证状态 Not Qualified Not Qualified
座面最大高度 2.65 mm 5.08 mm
最大供电电压 (Vsup) 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V
表面贴装 YES NO
技术 TTL TTL
温度等级 COMMERCIAL COMMERCIAL
端子面层 Matte Tin (Sn) MATTE TIN
端子形式 GULL WING THROUGH-HOLE
端子节距 1.27 mm 2.54 mm
端子位置 DUAL DUAL
触发器类型 NEGATIVE EDGE NEGATIVE EDGE
宽度 7.5 mm 7.62 mm
最小 fmax 90 MHz 90 MHz
Base Number Matches 1 1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 143  1329  764  2445  1708  7  37  27  34  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved