电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V416L15Y8

产品描述IC sram 4mbit 15ns 44soj
产品类别存储   
文件大小101KB,共9页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT71V416L15Y8概述

IC sram 4mbit 15ns 44soj

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (256K x 16-Bit)
Features
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Commercial and Industrial: 10/12/15ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
IDT71V416S
IDT71V416L
Description
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
x
x
x
x
x
x
x
x
x
Functional Block Diagram
OE
Output
Enable
Buffer
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 15
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
3624 drw 01
AUGUST 2000
1
©2000 Integrated Device Technology, Inc.
DSC-3624/04
AMD、Google、IBM联手:开放式高性能总线OpenCAPI
AMD、Google、IBM、Mellanox、Micron、Xilinx等行业巨头联合宣布,将合作打造一种全新的“OpenCAPI”(开放式一致性加速器接口)标准,由此推动一致性高性能总线接口,满足高性能异构计算的需求。 ......
白丁 FPGA/CPLD
《精通开关电源设计》第二版
本帖最后由 dcexpert 于 2015-5-16 11:38 编辑 前两天参加了英飞凌的电源管理全国巡回研讨会,送了一本厚厚的《精通开关电源设计》第二版。书很不错,可惜现在不做电源设计用不上。如果有需 ......
dcexpert 电源技术
什么时候领奖呢?
本帖最后由 paulhyde 于 2014-9-15 03:46 编辑 初审名单公布近一周了,大家什么时候去领奖呢?别忘记把领奖的照片拿来show一show哦! ...
wstt 电子竞赛
请教一下关于硬件基础知识的学习问题
请问各位大侠,学习嵌入式偏硬方向具体需要学习哪些东西呢?能不能推荐几本好点的参考书(数电模电除外),比如和电子元器件、PCB设计有关的,现在我周围没有学这个的,自己摸索的话效率 ......
dyqq46 嵌入式系统
向板子上烧WINCE系统
如何将定制好的Wince系统,用XFTP烧制到PXA270型号的开发板上,然后怎么设置EBOOT才能进入到WINCE系统下...
fang314159 嵌入式系统
利用STR?F6656设计34″彩色电视机开关电源
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 摘要:介绍Sanken公司的混合型开关电源ICSTR?F6600系列的原理和应用,作为实例,介绍了使用STR?F6656设计一个34″彩电用的开关电源,并给 ......
zbz0529 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2012  2  1243  2288  950  18  31  55  46  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved