电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V416L10YI8

产品描述IC sram 4mbit 10ns 44soj
产品类别存储   
文件大小101KB,共9页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT71V416L10YI8概述

IC sram 4mbit 10ns 44soj

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (256K x 16-Bit)
Features
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Commercial and Industrial: 10/12/15ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
IDT71V416S
IDT71V416L
Description
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
x
x
x
x
x
x
x
x
x
Functional Block Diagram
OE
Output
Enable
Buffer
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 15
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
3624 drw 01
AUGUST 2000
1
©2000 Integrated Device Technology, Inc.
DSC-3624/04
omapl138 sata DMA写数据问题
omapl138 sata DMA写数据时,函数为什么一直停在 while(sataRegs->Is == 0);处呢? eeworldpostqq...
xihuan DSP 与 ARM 处理器
又发现一个rt thread的逻辑问题。
前几天调GPIO的外部中断,看GPIO的中断类型可以选择 上升,下降,上升下降,低电平,高电平。然后我设置低电平触发中断,总是不能工作,然后查F407的手册似乎407只有上升和下降触发,我就很纳闷 ......
freebsder 嵌入式系统
【TI首届低功耗设计大赛】Copter_alarm_Powered_by_MSP430FR5969之五原理图及PCB设计
Copter_alarm_Powered_by_MSP430FR5969之五_原理图及PCB设计 前一篇硬件原型已经验证完成,开始PCB设计 原理图设计 MSP430FR5969最小系统部分 178711 用户接口部分 178712 PCB_3D效果 ......
tziang 微控制器 MCU
为什么在使用F2812是总是有问题存在
定位到0x3f7ff6处的代码段不一定非得是.reset段。 你可以自己定义一个段。该段包含一条代码,这个代码就是 lb _c_int00这条语句就可以了。 在cmd文件里把定义的段定位到0x3f7ff6处。...
hjkl645 微控制器 MCU
使用verilog语言通过quartusII实现电子琴的设计
八音电子琴要求: 要求: 1.能发出1、2、3、4、5、6、7、1八个音; 2.用按键作为键盘; 3.C调到B调对应频率为。 调 频率(HZ) C(大) 261.63*2 B 493.88 ......
jianning 嵌入式系统
读懂氮化镓,就是这么简单
氮化镓是何方神圣?有很多人看到一定是满满的疑惑。 笔者为了大家能够学到新知识真是操碎了心。从各大平台网站搜寻资料中发现了一个炬丰数据网站平台,一个从业与泛半导体湿法工艺和设备的相 ......
石榴姐 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2332  1199  2826  2878  2674  12  39  41  58  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved