电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V416L10YI

产品描述IC sram 4mbit 10ns 44soj
产品类别存储   
文件大小101KB,共9页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT71V416L10YI概述

IC sram 4mbit 10ns 44soj

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (256K x 16-Bit)
Features
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Commercial and Industrial: 10/12/15ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
IDT71V416S
IDT71V416L
Description
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
x
x
x
x
x
x
x
x
x
Functional Block Diagram
OE
Output
Enable
Buffer
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 15
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
3624 drw 01
AUGUST 2000
1
©2000 Integrated Device Technology, Inc.
DSC-3624/04
关于电子设计的提问~
有人今天已经答辩完了嘛,电子设计省赛,我做的是D题,一般都问了啥问题丫~ ...
南工小王子 TI技术论坛
信号完整性来个汇总
本帖最后由 ohahaha 于 2016-7-5 14:48 编辑 一.信号完整性的一些基本概念1.信号完整性(Signal Integrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到 ......
ohahaha PCB设计
关于dsp lib通用性的问题 求助
关于dsp lib通用性的问题请问诸位大虾 如果我用TMS320C67x DSP Library 其函数多为浮点处理 我看其它dsp的library中有关于短形数据的处理,是否一样可以调用呢? 还是c6713只能调用自己的lib ......
analog010 DSP 与 ARM 处理器
两台PLCN:N连接主站显示与从站通讯错误的灯和显示通讯正常的灯交替跳动
连接主站显示与从站通讯错误的灯和显示通讯正常的灯交替跳动是为什么啊?是主站的程序编写有问题还是? ...
总是说太多 综合技术交流
我应该怎样使用真实设备开发
我应该怎样使用真实设备开发 我用的真实设备activesync已经识别,但在pb5中target->connectivity option->kernel service map中 target device中选择ce device download 中选择ethernet t ......
yutong3195 嵌入式系统
EDA技术及应用CPLD (视频教程,36讲)
714电子实验室下载资源整理,提供大量电子技术视频教程,大型EDA软件和教程等下载。...
风于韧 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 924  2158  2459  366  2563  20  55  17  27  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved