电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NB2304AC1HD

产品描述IC buffer clock quad 3.3V 8-soic
产品类别逻辑    逻辑   
文件大小123KB,共10页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
下载文档 详细参数 选型对比 全文预览

NB2304AC1HD概述

IC buffer clock quad 3.3V 8-soic

NB2304AC1HD规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码SOIC
包装说明SOP,
针数8
Reach Compliance Codenot_compliant
系列2304
输入调节STANDARD
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.9 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
功能数量1
反相输出次数
端子数量8
实输出次数4
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)240
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.2 ns
座面最大高度1.75 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn80Pb20)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.9 mm
最小 fmax133 MHz
Base Number Matches1

文档预览

下载PDF文档
NB2304A
3.3 V Zero Delay
Clock Buffer
The NB2304A is a versatile, 3.3 V zero delay buffer designed to
distribute high−speed clocks in PC, workstation, datacom, telecom
and other high−performance applications. It is available in an 8 pin
package. The part has an on−chip PLL which locks to an input clock
presented on the REF pin. The PLL feedback is required to be driven
to FBK pin, and can be obtained from one of the outputs. The
input−to−output propagation delay is guaranteed to be less than
250 ps, and the output−to−output skew is guaranteed to be less than
200 ps.
The NB2304A has two Banks of two outputs each. Multiple
NB2304A devices can accept the same input clock and distribute it. In
this case, the skew between the outputs of the two devices is
guaranteed to be less than 500 ps.
The NB2304A is available in two different configurations (Refer to
NB2304A Configurations Table). The NB2304Ax1* is the base part,
where the output frequencies equal the reference if there is no counter
in the feedback path. The NB2304Ax1H is the high−drive version of
the
−1
and the rise and fall times on this device are much faster.
The NB2304Ax2 allows the user to obtain REF, 1/2 X and 2X
frequencies on each output Bank. The exact configuration and output
frequencies depend on which output drives the feedback pin.
Features
http://onsemi.com
MARKING
DIAGRAM*
8
8
1
SOIC−8
D SUFFIX
CASE 751
1
XXXX
ALYW
G
XXXX
A
L
Y
W
G
= Device Code
= Assembly Location
= Wafer Lot
= Year
= Work Week
= Pb−Free Package
*For additional marking information, refer to
Application Note AND8002/D.
Zero Input
Output Propagation Delay, Adjustable by Capacitive
Load on FBK Input
Multiple Configurations
Refer to NB2304A Configurations Table
Input Frequency Range: 15 MHz to 133 MHz
Multiple Low−Skew Outputs
Output−Output Skew < 200 ps
Device−Device Skew < 500 ps
Two Banks of Four Outputs
Less than 200 ps Cycle−to−Cycle Jitter (−1,
−1H, −5H)
Available in Space Saving, 8 pin 150 mil SOIC Package
3.3 V Operation
Advanced 0.35
m
CMOS Technology
Industrial Temperature Available
These are Pb−Free Devices
ORDERING INFORMATION
See detailed ordering and shipping information in the package
dimensions section on page 9 of this data sheet.
*x = C for Commercial; I for Industrial.
©
Semiconductor Components Industries, LLC, 2006
November, 2006
Rev. 5
1
Publication Order Number:
NB2304A/D

NB2304AC1HD相似产品对比

NB2304AC1HD NB2304AC2D
描述 IC buffer clock quad 3.3V 8-soic IC buffer clock quad 3.3V 8-soic
是否Rohs认证 不符合 不符合
零件包装代码 SOIC SOIC
包装说明 SOP, SOP,
针数 8 8
Reach Compliance Code not_compliant not_compliant
系列 2304 2304
输入调节 STANDARD STANDARD
JESD-30 代码 R-PDSO-G8 R-PDSO-G8
JESD-609代码 e0 e0
长度 4.9 mm 4.9 mm
逻辑集成电路类型 PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER
功能数量 1 1
端子数量 8 8
实输出次数 4 4
最高工作温度 70 °C 70 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE
峰值回流温度(摄氏度) 240 240
认证状态 Not Qualified Not Qualified
Same Edge Skew-Max(tskwd) 0.2 ns 0.4 ns
座面最大高度 1.75 mm 1.75 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL
端子面层 Tin/Lead (Sn80Pb20) Tin/Lead (Sn/Pb)
端子形式 GULL WING GULL WING
端子节距 1.27 mm 1.27 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
宽度 3.9 mm 3.9 mm
最小 fmax 133 MHz 133.3 MHz
Base Number Matches 1 1
Android系统移植及编译(一)
Android源代码目录结构 作者:华嵌长沙中心讲师 周龙 早期的android源代码目录,包含内核、bootloader等,现在已经没有包含这些了,最新版本(4.4)主要包含如下目录:bionic: ......
武汉linux 嵌入式系统
求一些AUTOCAD2014以上的PDF学习资料
想求一些AUTOCAD2014以上的PDF学习资料,谢谢! ...
cat3902982 PCB设计
【AT32WB415测评】蓝牙通讯及测试之一
本帖最后由 jinglixixi 于 2022-8-8 12:26 编辑 AT32WB415的最大特色在于它集成了无线通信模块,并可在其引脚命名上窥见一斑,见图1所示。 这其中有8个GPIO口,可提供2个PWM通道和1个UART ......
jinglixixi 无线连接
2011年国赛【仪表类答疑&题目讨论专帖】
    为了更好的帮助大家备战2011全国大学生电子设计竞赛,EEWORLD特别邀请了资深工程师在此答疑。     但考虑到资深工程师是利用业余时间为大家答疑,所以如未能及时回复, ......
EEWORLD社区 电子竞赛
【TI首届低功耗设计大赛】MSP430FR5969的ADC疑惑
红色部分没弄明白 MSP430FR5969 // Vin= 1V-3V ----------------- // | | | // 10K | | // | | | // ......
数码小叶 微控制器 MCU
STM32MP157A-DK1测评+开箱与SDK安装(1)
STM32MP157A-DK1测评+开箱与SDK安装 收到开发板后打开包装盒,取出开发板后发现开发板的供电使用的是USB-C接口的。开发板带的线为双头USB-C类型。没有这种线就到街上买了两条,USB-C转USB-A ......
bigbat stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 262  2109  1044  31  1324  28  12  14  59  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved