电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531GB134M000BGR

产品描述CMOS Output Clock Oscillator, 134MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531GB134M000BGR概述

CMOS Output Clock Oscillator, 134MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531GB134M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率134 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
IAR 开发环境下的.map文件解析
map文件(内存映射文件)在日常项目开发中有些工程师可能不太关注它,但是等你了解了map文件,会让你在开发和调试的过程中事半功倍。为了具体化问题,这里以IAR EWARM和STM32F107为例来深入地分 ......
MamoYU 综合技术交流
ZigBee数据互发遇到的问题,求解答
398121 黑色部分的数据是我要发送的,发送的ZigBee模块是我烧进去IAR工程的ZigBee模块,接收的ZigBee模块是厂家已经做好的模块。 398126 但是接收只收到了一部分,开头丢失了“AB BC CD ......
linee 无线连接
怎么理解异步复位 同步释放。求指教
怎么理解异步复位 同步释放。求指教 eeworldpostqq...
瓷娃娃 FPGA/CPLD
【C8051F数字湿度计专题】
准备开一个C8051F数字湿度计的专题,方便大家一起讨论和学习,我会随时记录大家和分享自己的开发进度和成果,希望集思广益一起投入到其中吧:P 目前准备分三个部分: 1,设计及焊接测试 ......
drjloveyou DIY/开源硬件专区
想用verilog HDL编一个计算器,小数点的算法解决不了
急求大神支援:cry::cry:...
ff413346161 FPGA/CPLD
TL431的电流如何控制
493885这是TL431输出2.5V的电路图,但是我在使用时测量输出为2.481V的TL431是1%的精度。这其中的电路中的电阻R1如何选择,是大于10mA还是小于要好。这个电路的负载很小,这是做个基准而已。 ...
bigbat 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2561  1816  981  383  1270  28  41  38  39  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved