电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CHP2208100PPM3.48K0.5%GTRE4

产品描述Fixed Resistor, Metal Glaze/thick Film, 0.75W, 3480ohm, 200V, 0.5% +/-Tol, -100,100ppm/Cel, 2208,
产品类别无源元件    电阻器   
文件大小152KB,共9页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

CHP2208100PPM3.48K0.5%GTRE4概述

Fixed Resistor, Metal Glaze/thick Film, 0.75W, 3480ohm, 200V, 0.5% +/-Tol, -100,100ppm/Cel, 2208,

CHP2208100PPM3.48K0.5%GTRE4规格参数

参数名称属性值
是否Rohs认证符合
Objectid965035370
Reach Compliance Codecompliant
Country Of OriginFrance
ECCN代码EAR99
YTEOL6.95
构造Chip
JESD-609代码e4
端子数量2
最高工作温度155 °C
最低工作温度-55 °C
封装高度0.5 mm
封装长度5.58 mm
封装形式SMT
封装宽度1.91 mm
包装方法TR
额定功率耗散 (P)0.75 W
参考标准MIL-R-55342D
电阻3480 Ω
电阻器类型FIXED RESISTOR
系列CHP HYBRID
尺寸代码2208
技术METAL GLAZE/THICK FILM
温度系数100 ppm/°C
端子面层Gold (Au) - with Nickel (Ni) barrier
容差0.5%
工作电压200 V

文档预览

下载PDF文档
CHP, HCHP
Vishay Sfernice
High Stability Resistor Chips (< 0.25 % at Pn at 70 °C during 1000 h)
Thick Film Technology
FEATURES
Vishay Sfernice thick film resistor chips are specially
designed to meet very stringent specifications in terms
of reliability, stability < 0.25 % at Pn at + 70 °C during
1000 h, homogeneity, reproducibility and quality.
They conform
MIL-R-55342 D.
to
specifications
NFC
83-240
and
Robust terminations
Large ohmic value range 0.1
Ω
to 100 MΩ
Tight tolerance to 0.5 %
CHP: Standard passivated version for
industrial, professional and military applications
HCHP: For high frequency applications
ESCC approved see CHPHR
SMD wraparound chip resistor
Halogen-free according to IEC 61249-2-21 definition
Compliant to RoHS directive 2002/95/0EC
Sputtered Thin Film terminations, with nickel barrier, are very
convenient for high operating conditions. They can withstand
thousands of very severe thermal shocks.
B (W/A), N (W/A) and F (one face) types are for solder reflow
assembly.
G (W/A) and W (one face) types are for wire bonding, gluing
and even high temperature solder reflow.
Evaluated to ESCC 4001/026 (see CHPHR datasheet).
DIMENSIONS
in millimeters (inches)
A
D
D
C
D
A
D
C
E
E
B
A
B
VALUE
TOL.
VALUE
TOL.
1.27
0.152
0.60
0502
0.127 (0.005)
(0.050)
(0.006)
(0.024)
1.27
0.152
1.27
0.127 (0.005)
0505
(0.050)
(0.006)
(0.050)
1.52
0.152
0.85
0603
0.127 (0.005)
(0.060)
(0.006)
(0.033)
0705/
1.91
0.152
1.27
0.127 (0.005)
0805
(0.075)
(0.006)
(0.050)
2.54
0.152
1.27
0.127 (0.005)
1005
(0.100)
(0.006)
(0.050)
3.05
0.152
1.60
1206
0.127 (0.005)
(0.120)
(0.006)
(0.063)
3.81
0.152
1505
1.32 (0.052)
0.127 (0.005)
(0.150)
(0.006)
5.08
0.152
2.54 (0.100)
0.127 (0.005)
2010
(0.200)
(0.006)
2.54
0.152
5.08 (0.200)
0.127 (0.005)
1020
(0.100)
(0.006)
5.58
0.152
2208
1.91 (0.075)
0.127 (0.005)
(0.220)
(0.006)
6.35
0.152
3.06 (0.120)
0.127 (0.005)
2512
(0.250)
(0.006)
2.54
0.152
2.54 (0.100)
0.127 (0.005)
1010
(0.100)
(0.006)
* Pb containing terminations are not RoHS compliant, exemptions may apply
CASE
SIZE
www.vishay.com
54
C
VALUE
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5
(0.020)
0.5 (0.020)
0.5 (0.020)
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
VALUE
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
0.38 (0.015)
D/E
TOL.
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
0.127 (0.005)
For technical questions, contact:
sfer@vishay.com
Document Number: 52023
Revision: 25-Aug-09
感谢有你+帮助过我的你和奋斗的自己
从双非院校毕业,当时对于直接走向工作岗位还是接受学校的推免攻读研究生,自己的内心是很纠结的,从自己的个人认知而言,我是认为自己更加适合在业界进行实践的。但当时身边的人都劝我接受 ......
Jesse99 聊聊、笑笑、闹闹
基于交流永磁同步电机的全数字伺服控制系统
基于交流永磁同步电机的全数字伺服控制系统 摘要:根据永磁同步电机的数学模型和矢量控制原理,通过仿真和实验研究,开发出一套基于DSP控制的伺服系统,并给出了相应的实验结果验证该系统的可行 ......
zbz0529 机器人开发
【工程源码】基于FPGA的OV5640/OV7670的IIC接口初始化Verilog代码
之前一直有网友吐槽CMOS摄像头的初始化使用NIOS来进行初始化,由于绝大多数网友对NIOS的操作并不熟练,因此无法使用我们提供的工程进行更多的自主开发,小梅哥在今天,把这个控制器写了出来,在 ......
小梅哥 FPGA/CPLD
关于rom的读写的操作
我想从ROM里面读出我的存储的数据,见下图所示:假如存储器里面数据的地址分别为:0,1,2,3,相应的数据位65,67,67,67,那么读出来的数据顺序也应该是:65,67,67,67,但是我现在读出来的 ......
yuechenping FPGA/CPLD
关于四层板边框的大小问题
本帖最后由 chen468859 于 2018-6-25 09:42 编辑 我是按照图1的尺寸画的 keeyout layer层来做边框 图2是软件自己检测的边框 想问一下,是不是因为有内电层所以造成边框变大的? 如果制板 ......
chen468859 PCB设计
omapl138环境搭建
大家好,本人正在搭建omapl138的开发环境。 现在搭建的环境是WIN7 32位操作系统,CCS5.1,仿真器用的是北京瑞泰科技的ICETEK-XDS560U-PLUS。ARM端要跑裸机,DSP做算法。 我已经实现了DSP端控 ......
twli DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 611  332  1084  2463  25  13  7  22  50  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved