电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

0805N560J101VT

产品描述Ceramic Capacitor, Multilayer, Ceramic, 100V, 5% +Tol, 5% -Tol, C0G, -/+30ppm/Cel TC, 0.000056uF, 0805,
产品类别无源元件    电容器   
文件大小56KB,共4页
制造商Knowles
官网地址http://www.knowles.com
下载文档 详细参数 全文预览

0805N560J101VT概述

Ceramic Capacitor, Multilayer, Ceramic, 100V, 5% +Tol, 5% -Tol, C0G, -/+30ppm/Cel TC, 0.000056uF, 0805,

0805N560J101VT规格参数

参数名称属性值
是否Rohs认证不符合
Objectid874694184
包装说明, 0805
Reach Compliance Codecompliant
Country Of OriginMainland China, USA
ECCN代码EAR99
YTEOL7.99
电容0.000056 µF
电容器类型CERAMIC CAPACITOR
自定义功能Spl Sizes, Thickness & Volt. Available
介电材料CERAMIC
高度1.37 mm
长度2.03 mm
多层Yes
负容差5%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
包装方法TR
正容差5%
额定(直流)电压(URdc)100 V
系列0805N(GT10,50/100V)
尺寸代码0805
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
宽度1.27 mm

文档预览

下载PDF文档
COG - COMMERCIAL - 16Vdc to 10KVdc
Ultra stable Class I dielectric (EIA COG) or NPO:
linear temperature coefficient, low loss,
stable electrical properties with time, voltage and frequency. Designed for surface mount
application with nickel barrier termination suitable for solder wave, vapor phase or reflow
solder board attachment. Also available with silver-palladium terminations for hybrid use
with conductive epoxy. COG chips are used in precision circuitry requiring Class I stability.
CAPACITANCE & VOLTAGE SELECTION FOR POPULAR CHIP SIZES
3 digit code: two significant digits, followed by number of zeros eg: 183 = 18,000 pF. R denotes decimal, eg. 2R7 = 2.7 pF
SIZE
Min Cap
0402 0504 0603 0805 1005 1206 1210 1515
0R3
.
024
1808
5R0
.065
393
333
223
153
103
682
472
472
472
392
392
222
122
821
391
221
5R0
.080
393
333
273
223
153
103
562
472
472
472
472
332
182
122
471
271
x
1812
100
.065
563
563
393
273
183
153
103
103
103
822
822
472
272
182
821
471
100
.100
563
563
393
393
273
223
153
123
123
103
103
822
472
272
122
821
x
1825
150
.080
104
104
104
683
473
393
223
223
223
183
183
103
562
272
122
681
391
150
.140
104
104
104
823
683
563
473
333
273
183
183
153
103
562
222
122
821
x
0R5
.044
222
182
152
152
821
561
0R3
.035
152
122
102
102
561
331
0R5
.054
562
472
392
392
182
152
821
821
821
681
681
471
0R5
.054
822
682
562
562
272
222
122
122
122
102
102
391
3R0
.064
153
123
123
103
562
392
272
182
182
152
152
102
561
391
5R0
.065
273
273
223
183
103
822
472
472
472
392
392
222
122
821
3R0
.130
473
393
333
333
223
223
153
103
822
682
682
562
392
272
122
681
Tmax
16V
25V
V O LTA G E
271
221
181
181
101
560
50V
100V
200V
250V
300V
400V
500V
CAP
MAX
&
600V
800V*
1000V*
1500V*
2000V*
3000V*
4000V*
5000V*
6000V*
7000V*
8000V*
9000V*
10000V*
Note:
“ x ”
denotes a special
thickness
(see Tmax
row above).
An
X is required in the part number. Please
refer to page 10 for
how to order.
* Units rated above 800V may require conformal coating in use to preclude arcing over the chip surface
NOTE: REFER TO PAGES 10 & 11 FOR ORDERING INFORMATION
12
.
www.
N O V A C A P
.
com
12
以嵌入式PLC助推自动化行业成长——专访黄石科威公司
黄石科威自控有限公司创立于1996年,最初从事工业自动化仪表的研制和自动化工程项目的成套,经过2年多的努力,集结了一支研发能力强、现场经验丰富、艰苦创业、奋发图强的技术团队。 1998年, ......
断琴残风 嵌入式系统
RG滚柱导轨
RG滚柱导轨...
lorant 嵌入式系统
一个在选专业岔路上迷茫的大二学生(嵌入式能否成为我的专业)
各位前辈大家好,我是一名大连理工大学的大二学生,软件专业的,马上就要选专业了 专业列表如下,有一部分还有领头人,可能不是很有名。 网络工程专业120人细分如下专业方向: 1. 网络安 ......
seanp 嵌入式系统
多个pcie设备bar地址
你好,我想请教一个问题 在pcie外设的bar中存放的是要映射到cpu的地址空间,然后通过ioremap。 1 我看uboot中pci/pcie的代码中枚举过程只是给pcie外设设置了一个宏定义的地址,假如外部有多 ......
good969 嵌入式系统
晒WEBENCH设计的过程+激光测距仪中的时钟设计
相位式激光测距仪需要使用两种频率一种作为本振信号,一种作为主振信号,两种信号的频率有一个较小的频率差。 本设计输入时钟为26MHz,输出为2.510MHz和2.505MHz,两个时钟的频率较低用来作为 ......
digitaltek 模拟与混合信号
Palm软件设计前的六问
当我屁颠屁颠地跟在老师后面不厌其烦询问如何编写某个程序的时候,老师总是对我说先画出你程序的 控制流程序图吧。当时觉得麻烦,也就把这经验之谈当成了一阵风吹过。现在,走上了程序开 ......
maker 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1381  1090  827  2729  1807  28  22  17  55  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved