电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

XE64S-N14-0.450MHZ

产品描述ACMOS Output Clock Oscillator, 0.45MHz Nom, CMOS, J-LEADED, SMD, 4 PIN
产品类别无源元件    振荡器   
文件大小78KB,共9页
制造商Xsis Electronics Inc
下载文档 详细参数 全文预览

XE64S-N14-0.450MHZ概述

ACMOS Output Clock Oscillator, 0.45MHz Nom, CMOS, J-LEADED, SMD, 4 PIN

XE64S-N14-0.450MHZ规格参数

参数名称属性值
Objectid145060423031
包装说明SMDIP4,.23,200
Reach Compliance Codecompliant
最长下降时间5 ns
频率调整-机械NO
频率稳定性1000%
安装特点SURFACE MOUNT
端子数量4
标称工作频率0.45 MHz
最高工作温度105 °C
最低工作温度-55 °C
振荡器类型ACMOS
输出负载10 KOHM, 15 pF
封装主体材料CERAMIC
封装等效代码SMDIP4,.23,200
物理尺寸8.89mm x 7.4mm x 4.06mm
最长上升时间5 ns
最大压摆率2.5 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
技术CMOS

文档预览

下载PDF文档
REV LTR
A
B
DESCRIPTION
Updated per ECN 2013-20
Updated per ECN 2016-6
DATE
10/25/13
12/15/16
APPVD.
MLG
MLG
XSIS XE64S – N00, SERIES
HC/ACMOS OSCILLATORS
FOR SPACE APPLICATIONS
450 KHz to 120 MHz
( 7 x 9 mm, J-Leads, SMD, 2.5V )
(
Refer to Page 5 for Models with Reduced Screening & QCI )
REV STATUS
OF SHEETS
APPROVALS
PREP.
ENG.
Q. A.
S. Gupta
REV
SHEET NO.
1
DATE
1/25/12
1/25/12
1/25/12
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
XSIS ELECTRONICS, INC.
12620 W. 63
rd
Street, Shawnee, KS 66216 USA
M. Gupta
M. Gupta
XE64S - N00 SERIES HC/ACMOS
“S” LEVEL OSCILLATORS
FSC NO.
57051
SCALE
N/A
SHEET
DWG. NO.
CUST.
ENG.
CUST
Q A.
XE64S-N00
1 OF 3
大汇总:兆易创新GD32F350创新设计大赛参赛网友分享大集合
大赛详情:点此了解 以下是大赛期间参赛网友们的分享,{:1_107:}吼吼,正好感恩节,再次感谢网友的参与,欢迎留言对大赛的建议,为社区后续大赛策划做参考,同时也期待大家在我们大赛中可以 ......
nmg GD32 MCU
七段管、七段码、八段码、八段管有什么区别??
七段管、七段码、八段码、八段管有什么区别??...
JOE510 嵌入式系统
献给新手的好东西-如何在TI官网上找到MSP430的程序例程
以MSP430Fr6972为例简: 1)进入ti官网:http://www.ti.com.cn/ 2)在搜索栏填入:msp430fr6972 点击go on 3)点击第一个搜索结果(一般第一个就可以,可以尝试看看)。 4)点击右 ......
alan000345 微控制器 MCU
micropython的GNSS 解析器 micropyGPS
micropyGPS 是完整功能的 GPS NMEA 语法解析器,可与MicroPython和PyBoard嵌入式平台配合使用。它与Python 3.x完全兼容。 482677 特征: 将大多数重要的NMEA-0183输出消息 ......
dcexpert MicroPython开源版块
单片机设计思路
大家好,我刚刚接触单片机,前几天看了几天书,看了觉得云里雾里。比如我想实现对输入信号的匹配滤波。 对这个思路上我都很有困惑,输入信号是从单片机I/O口进入吗?匹配滤波的话,匹配滤波器 ......
ymy_guet 微控制器 MCU
求讲解最下面一段每隔0.5s产生一个时钟周期的脉冲信号代码
module seg_led_static_top ( input sys_clk , // 系统时钟 input sys_rst_n, // 系统复位信号(低有效) output sel ......
chuzhaonan FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1364  2388  1292  1855  1584  28  49  27  38  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved