电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGB41.943/20.6208

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050TACGB41.943/20.6208概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGB41.943/20.6208规格参数

参数名称属性值
Objectid4000499115
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2

推荐资源

R7F0C009比较器配置问题
本帖最后由 shusheng88 于 2021-3-9 23:14 编辑 各位大佬,我用AP4生成了R7F0C009的比较器程序,对比芯片手册历程感觉没有问题。但不管怎么改变比较器引脚的输入电压就是无法触发比较器中断 ......
shusheng88 瑞萨MCU/MPU
Cascade Engineering推出生活垃圾跟踪系统
Cascade Engineering公司推出了一种垃圾车上用的由智能垃圾箱、数据读写器和秤组成的自动化系统。该系统有利于减少填埋处理的费用、减少垃圾箱被盗,防止非法倾倒垃圾等。Cascade Engineering公 ......
JasonYoo 无线连接
关于天线接收功率及功率放大
647222 问题1:对于一个天线,发出去的能量为dbm,接受到部分能量,单位应该还是dbm,问题在于,即使进PCB时,得到信号应该还是个电压信号,有个需求要把功率放大,这里还是放大电压信号吗? ......
呜呼哀哉 无线连接
关于IAR
我用的是IAR Embedded Workbench v5.11 注意是v5.11 板子是ADuC7026. 程序编译链接都没问题,但是debug时总是不行,提示为: unable to get contact with Rom-monitor after 2 attempts 我想用 ......
hd12 嵌入式系统
对Vxworks的TCP连接无响应?
对Vxworks的TCP连接无响应。 就是三次握手最开始的的SYN包发向Vxworks系统之后(在Host上XP用Telnet发),系统并没有回应任何包,不知是什么原因,Vxworks系统上自己Telnet,从Vxworks系统连 ......
李红磊 实时操作系统RTOS
WinCE下应用程序读.txt文件乱码
编写一个在WinCE下运行的 ,基于MFC的应用程序,读取.txt文件 文件内容的结构如下 书名1;价格1 书名2;价格2 书名3;价格 3 。。。。。。 CFile myfile(L"D:\\food.txt", CFile::m ......
力量 嵌入式系统

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2890  2229  1965  2506  249  59  45  40  51  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved