电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GBCHA41.943/12.500

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GBCHA41.943/12.500概述

PLL/Frequency Synthesis Circuit,

PT7V4050GBCHA41.943/12.500规格参数

参数名称属性值
Objectid4000531233
包装说明SON,
Reach Compliance Codecompliant
ECCN代码EAR99
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
30岁的女人依然很美!
30多岁的女人是自信的女人。 她晶亮的眸子里闪烁着智慧的光芒,她自然的微笑里包涵着对自我的欣赏。她懂的如何将物质消费变成一种彻底的精神享受;她懂的在辛苦与忙碌中调试出一份宁静,甘美的 ......
欣之 聊聊、笑笑、闹闹
搭建NIOS II 软核时外部总线的问题
设计一个NIOS II的方案,满足所有的控制、外设资源后,余下的管脚不够通过单独的总线分别接flash和SRAM(即flash和SRAM的地址、数据、控制线分开), 目前考虑了以下三个方案: 1 共用 fla ......
cow1000 FPGA/CPLD
WEBENCH 设计工具性能增强
本帖最后由 德州仪器_视频 于 2015-1-20 11:07 编辑 WEBENCH 团队的工程师 Jeff Perry 在视频中向大家展示了TI WEBENCH 工具新增的多项高级电源功能,这些新功能可帮助设计人员增强对 ......
德州仪器_视频 模拟与混合信号
【晒样片】 改版后,我的悲情申请样片史
首先,在这里感谢TI公司的活动,那天随便乱翻网页的过程中,看到这个活动,看到里面还有我需要的DC-DC芯片,所以也就参加活动了。但是,整个申请过程中并不顺利。反复申请了四五次左右,然后才 ......
黑爵1753 TI技术论坛
献给初学者的电子技术自立学习法l
人的一生中使用自立学习法的时间最长,自己看书、自己动手就是自立学习法。 1.具备基本条件事半功倍 为了高效率运用自立学习法进行电子技术的学习,应该具备下列一些基本条件: ......
guangqiji 嵌入式系统
分享PC端网络调试助手
392456 下载地址:https://pan.baidu.com/s/1_QzA8JVrmJOFc3udjVW1tA 密码:mjtc 此内容由EEWORLD论坛网友加勒比海盗原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
加勒比海盗 stm32/stm8

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2422  2109  1471  1134  243  49  43  30  23  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved