电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WA731M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 731MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531WA731M000DGR概述

CMOS/TTL Output Clock Oscillator, 731MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WA731M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率731 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MMC与MSP430接口
Multi Media Card(简称MMC卡),推广MMC规格的是1998年成立的MMCA协会。MMC卡本来就是为手机、数字影音设备以及其它电子产品所设计的小型内存卡,体积为24mm x 32 mm x 1.4mm,轻而且薄。MMC卡 ......
qinkaiabc 微控制器 MCU
变频器的控制程序开发
本人是第一次接触变频器的控制程序开发,作为项目经理,有谁有这方面的资料或解决方案或程序,对俺有帮助的一定给分。...
zhangjingrui 嵌入式系统
路电压法、动态电压法、CEDV补偿的放电终止电压法这三者的区别,还有具体的计量原理
1.电流积分法/库仑计 2.OCV开路电压法 3.卡尔曼(kalman)滤波法 4.神经网络法 5.impedance TrackTM 阻抗跟踪法 6.动态电压法 7.CEDV 补偿的放电终止电压 8.Maxim的ModelG ......
QWE4562009 分立器件
在线求助
ADI sharc DSP所有类型的sizeof都是1,如果和ARM等通信在数据结构上如何设计,sizeof结构体和对方收到的都不一样。...
georon ADI 工业技术
51单片机低功耗指标应该在多少?
技术参数的规格准确吗...
wenshow 51单片机
关于vxworks下的信号量问题????
在程序中一般使用semTake(sem,WAIT_FOREVER)函数来实现信号量的等待,我想问的是:除了semGive函数释放信号量外 还有哪些因素导致sem信号量被释放(不修改该信号量的内存地址)? 我之所以这 ......
icyshuai 实时操作系统RTOS

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1224  1593  194  1723  1704  25  33  4  35  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved