电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SIT3342AIA4BH-28EZ122.123456E

产品描述HCSL Output Clock Oscillator, 122.123456MHz Nom, PQFD-6
产品类别无源元件    振荡器   
文件大小811KB,共19页
制造商SiTime
标准
下载文档 详细参数 全文预览

SIT3342AIA4BH-28EZ122.123456E概述

HCSL Output Clock Oscillator, 122.123456MHz Nom, PQFD-6

SIT3342AIA4BH-28EZ122.123456E规格参数

参数名称属性值
是否Rohs认证符合
Objectid145222856974
包装说明PQFD-6
Reach Compliance Codeunknown
其他特性ENABLE/DISABLE FUNCTION
最大控制电压2.52 V
最小控制电压0.28 V
最长下降时间0.495 ns
频率调整-机械NO
频率偏移/牵引率1600 ppm
频率稳定性15%
JESD-609代码e4
线性度1%
安装特点SURFACE MOUNT
端子数量6
标称工作频率122.123456 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型HCSL
输出负载50 OHM
封装等效代码SOLCC6,.1,43
物理尺寸3.2mm x 2.5mm x 0.9mm
最长上升时间0.495 ns
最大供电电压3.08 V
最小供电电压2.52 V
标称供电电压2.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)

文档预览

下载PDF文档
SiT3342
1 MHz to 220 MHz Ultra-low Jitter, Endura™ Series Differential VCXO
Description
The
SiT3342
is a ruggedized 1 MHz to 220 MHz
differential MEMS VCXO with a maximum acceleration
sensitivity of 0.1 ppb/g, engineered for low-jitter
applications. Utilizing SiTime’s unique DualMEMS™
temperature
sensing
and
TurboCompensation™
technology, the SiT3342 delivers exceptional dynamic
performance by providing resistance to airflow, thermal
gradients, shock and vibration. This device also
integrates multiple on-chip regulators to filter power
supply noise, eliminating the need for a dedicated
external LDO.
The
SiT3342
can be factory programmed for any
combination of frequency, stability, voltage, output
signaling, and pull range. Programmability enables
designers to optimize clock configurations while
eliminating long lead times and customization costs
associated with quartz devices where each frequency is
custom built.
Refer to
Manufacturing
Notes
for proper reflow profile,
tape and reel dimension, and other manufacturing
related information.
Features
Best acceleration sensitivity of 0.1 ppb/g
Any frequency between 1 MHz and 220 MHz accurate
to 6 decimal places
Widest pull range options: ±25, ±50, ±80, ±100, ±150,
±200, ±400, ±800, ±1600, ±3200 ppm
0.225 ps RMS phase jitter (typ) over 12 kHz to 20 MHz
bandwidth
Frequency stability as low as
±15
ppm
Wide temperature range support from -40°C to 105°C
Industry-standard packages: 7.0 x 5.0 mm,
5.0 x 3.2 mm, 3.2 x 2.5 mm packages
Applications
Airborne Communications
Command and Control
Field Communications
Airframe/Engine Management Control
Avionics
Satellite Base Stations/GNSS
Telemetry
Block Diagram
3.2 x 2.5 mm Package Pinout
VIN
NC
GND
1
6
VDD
OUT-
OUT+
2
5
3
4
Figure 1. SiT3342 Block Diagram
Figure 2. Pin Assignments (Top view)
(Refer to
Table 6
for Pin Descriptions)
Rev 1.00
July 24, 2020
www.sitime.com
STM8的UART问题
STM8的UART初始化完成后,不能发送数据,按例程中的再后面加上这个函数之后才能发送,想问一下大侠们,是不是在发送前还需要什么操作。。 char putchar (char c) { if (c == '') { ......
stonepal stm32/stm8
模拟地和数字地改如何分割与连接?
看了一些文章,关于模拟和数字地还是有一些疑问,请大家多多指教. 1.单点接地一班要求就是在AD处进行单点接地,并且明确指出不能 跨越(模拟数字地)分割线 进行信号走线,但是当我同时用到DA ......
mwl0223 模拟电子
【GD32F350分享】简易计步器设计
本帖最后由 hanyeguxingwo 于 2018-9-22 13:57 编辑 简易计步器设计 【发帖汇总】:【GD32F350分享】【一】工程环境搭建【GD32F350分享】【二】LED跑马灯和串口使用【GD32F350分享】【三】O ......
hanyeguxingwo GD32 MCU
求救ARM300 的问题
本人做课设,遇到很简单的一个问题。。。。。。。但是解决不了。。。。 我的源码如下 /********************************************************************************* ......
eestudent ARM技术
vivado仿真输出波形信号输入全为Z,输出全为X
源文件: `timescale 1ns / 1ps module clk_counter( input sys_clk, input rst_n, input gate, output reg clk_c ......
1nnocent FPGA/CPLD
嵌入式发展方向
各位大大好,我是一名即将毕业的学生,学习嵌入式,至此,仍对嵌入式以后的发展存在疑虑。在历年国内外大会上,嵌入式技术已被论为日后电子发展方向的潮流。在每年的双选会上,依然充斥着各种j ......
花心大萝卜 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 434  1327  1082  2376  1040  9  27  22  48  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved