电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB83M0000DGR

产品描述LVPECL Output Clock Oscillator, 83MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MB83M0000DGR概述

LVPECL Output Clock Oscillator, 83MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB83M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率83 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
简单易作的自动充电器
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 ...
lorant 消费电子
单片机,DSP,PLC怎么抉择
本人大三下学期学的课程,一个单片机,一个plc,一个嵌入式系统,老师重点讲的就是DSP。现在平时同学买的自己玩的板子都是单片机,毕设是关于plc,研究生导师要求攻关dsp,哎!都不知道怎么选择 ......
gaoxiao DSP 与 ARM 处理器
从13走到14
把不好的留在过去,这一秒开始以积极的心态迎接新的时光!13,再见!14,你好! 新的一年,希望所有论坛网友工作越来越顺利!越来越棒! 新的一年,加油! 愿论坛越来越好。 ...
常见泽1 聊聊、笑笑、闹闹
助力雅特力成长,说说你与雅特力的故事
在每一个人的成长旅程中,都不缺少通过各种方式给与帮助,警醒,指导的人;同样,在一个企业的成长过程中,也同样需要员工们的共同努力,用户们的提醒,建议,反馈,用各自的力量添砖加瓦, ......
okhxyyo 机器人开发
如何使用 TINA-TI 仿真可能包含非 TI 器件的电路?
问题:如何使用 TINA-TI 仿真可能包含非 TI 器件的电路? 解决方案:将非 TI 器件的仿真模型导入 TINA-TI 并执行仿真!让我们来考虑一种必须应用该技术、然后要通过其展开工作的情况。 实 ......
qwqwqw2088 模拟与混合信号
电子书—财富中国的时间简史(第五版)
道可道—财富中国的时间简史(第五版) 是有关中国经济史的电子书,从古到今对创造财富和分配财富进行了阐述。 相对第四版(141118),第五版(161028)增加全新的第六部分166页内容。 ......
可道道 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 206  1227  374  1416  1163  4  2  49  19  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved