电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PRA100I43K520.5%0.01%TR

产品描述Array/Network Resistor, Isolated, Thin Film, 0.1W, 3520ohm, 50V, 0.5% +/-Tol, -10,10ppm/Cel, 1606,
产品类别无源元件    电阻器   
文件大小80KB,共5页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

PRA100I43K520.5%0.01%TR概述

Array/Network Resistor, Isolated, Thin Film, 0.1W, 3520ohm, 50V, 0.5% +/-Tol, -10,10ppm/Cel, 1606,

PRA100I43K520.5%0.01%TR规格参数

参数名称属性值
是否Rohs认证不符合
Objectid981850799
包装说明SMT, 1606
Reach Compliance Codecompliant
Country Of OriginFrance
ECCN代码EAR99
YTEOL6.5
构造Chip
网络类型Isolated
端子数量8
最高工作温度155 °C
最低工作温度-55 °C
封装高度0.4 mm
封装长度4 mm
封装形式SMT
封装宽度1.6 mm
包装方法TR
额定功率耗散 (P)0.1 W
电阻3520 Ω
电阻器类型ARRAY/NETWORK RESISTOR
系列PRA (CNW)
尺寸代码1606
技术THIN FILM
温度系数10 ppm/°C
容差0.5%
工作电压50 V

文档预览

下载PDF文档
PRA 100, 135, 182 (CNW)
Vishay Sfernice
High Precision Resistor Chip Arrays
FEATURES
High stability passivated nichrome resistive
layer 0.02 % on ratio, 1000 h at Pn at + 70 °C
Tight TCR (10 ppm/°C) and TCR tracking
(to 1 ppm/°C)
Very low noise < 35 dB and voltage coefficient
< 0.01 ppm/V
Ratio tolerance to 0.01 % (R
200R)
Pre-tinned terminations over nickel barrier
High temperature option (200 °C)
SMD wraparound chip resistor array
Compliant to RoHS directive 2002/95/EC
PRA arrays can be used in most applications requiring a
matched pair (or set) of resistor elements. The networks
provide 1 ppm/°C TCR tracking, a ratio tolerance as tight as
0.01 % and outstanding stability. They are available in 1 mm,
1.35 mm and 1.82 mm pitch.
TYPICAL PERFORMANCE
ABS
TCR
TOL
10 ppm/°C
ABS
0.1 %
TRACKING
2 ppm/°C
RATIO
0.05 %
DIMENSIONS
Suggested Land Pattern
R
S
R
P
Q
F
A
I: Independent resistors
E
Termination
Electrical diagram
R1
R2
R7
R8
DIM.
A
B
C
D
E
(1)
F
G
P
Q
R
S
PRA 100
mm
1.6
0.4
0.65
+ 0.2
- 0.1
+ 0.2
- 0.2
+ 0.15
- 0.15
PRA 135
mil
63
16
mm
1.85
0.4
1.05
+ 0.2
- 0.1
+ 0.2
- 0.2
+ 0.15
- 0.15
PRA 182
mil
72
16
41
10
mm
3.0
0.4
1.3
+ 0.2
- 0.1
+ 0.2
- 0.2
+ 0.35
- 0.15
B
D
C
F
G
mil
118
16
51
10
Number
of resistors:
2 to
8
R1 = R2 = ... R8
25.5
10
0.25
0.25
0.25
E = (N x F) ± 0.2 mm
1
0.4
+ 0.1
-0
E = (N x F) ± 8 mil
53.1
15
41.3
12
40
31.5
1.82
0.4
+ 0.1
-0
C: One common point
N
resistors
R1
E
40
15
27.5
12
40
23.5
1.35
0.4
+ 0.1
-0
72
15
59.8
12
40
70.8
B
C
D
A
R2
R7
R8
0.7
0.3
1
0.6
1.05
0.3
1
0.8
1.52
0.3
1
1.8
F
G
Note
(1)
E depends on number of resistors
* Pb containing terminations are not RoHS compliant, exemptions may apply
** Please see document “Vishay Material Category Policy”:
www.vishay.com/doc?99902
www.vishay.com
66
For technical questions, contact:
sfer@vishay.com
Number
of resistors:
2 to
8
R1 = R2 = ... R8
Document Number: 53033
Revision: 17-Aug-09
msgQreceive返回error,表示什么?
是代表队列没数据,还是什么错误啊?一般都是什么引起的?多谢啊...
gtongy 嵌入式系统
采用FPGA的可编程电压源系统原理及设计2
程序中,duty为控制占空比的参数;count为控制分频的参数。通过改变duty和count两个参数,得到占空比及分频数可调的时钟信号,极为方便。 2.2 其他模块的实现 其他控制模块包括地址发生 ......
eeleader FPGA/CPLD
cpu怎么访问硬盘的
各位大侠,小弟有点不明白,32位地址总线的CPU,最大可以读到2@32,也就是4G的地址,那么160G的硬盘,它怎么读到的呢?直接访问好像访问不到吧?谢谢了...
putian 嵌入式系统
大家帮我看看我的内核出了什么问题
第一次来这里,谢谢大家 刚开始做做BSP5.0移植到6.0 现在编出来的内核打印信息如下: Windows CE Kernel for ARM (Thumb Enabled) Built on Sep 6 2006 at 19:14:27 INFO:OALLogSetZones ......
anuana 嵌入式系统
【Cadence小技巧学习】 第二帖 隐藏铺铜
【Cadence小技巧学习】第二帖隐藏铺铜 首先说明公司用cadence,刚毕业没几个月,刚刚捣鼓这个软件,所以说的不一定正确。 我的初衷是希望自己摸索的每一个点滴都共享给大家,希望后来者能够少 ......
常见泽1 PCB设计
无线收发模块汇总
本帖最后由 paulhyde 于 2014-9-15 09:06 编辑 :P :P :P :P :P :P :P :P :P :P :P 好东西大家一起分享!!! ...
flomingo 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2737  2260  1937  1901  2436  56  46  39  50  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved