电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

DIP1989114121BB

产品描述Array/Network Resistor, Isolated, 0.2W, 4120ohm, 100V, 0.1% +/-Tol, -15,15ppm/Cel, 7025,
产品类别无源元件    电阻器   
文件大小334KB,共3页
制造商TT Electronics plc
官网地址http://www.ttelectronics.com/
标准
下载文档 详细参数 全文预览

DIP1989114121BB概述

Array/Network Resistor, Isolated, 0.2W, 4120ohm, 100V, 0.1% +/-Tol, -15,15ppm/Cel, 7025,

DIP1989114121BB规格参数

参数名称属性值
是否Rohs认证符合
Objectid791718117
Reach Compliance Codecompliant
Country Of OriginUSA
ECCN代码EAR99
YTEOL6.9
构造Welded
JESD-609代码e4
引线长度3.429 mm
引线间距2.54 mm
网络类型Isolated
端子数量14
最高工作温度150 °C
最低工作温度-55 °C
封装高度2.032 mm
封装长度17.78 mm
封装形式DIP
封装宽度6.35 mm
额定功率耗散 (P)0.2 W
电阻4120 Ω
电阻器类型ARRAY/NETWORK RESISTOR
系列1900
尺寸代码7025
温度系数15 ppm/°C
端子面层Gold (Au)
容差0.1%
工作电压100 V
zigbee协议栈SAMPLE APP(转自天运科技)
[align=center]Sample Application工程[/align][align=left] [/align][align=left]一、Sample Application工程概况描述Sample Application是ZStack协议栈提供的一个非常简单的演示实例,实例中的每个设备都可以发送和接收两种信息:周期信息和闪烁信息。[/align][align=left]周期信息-...
王加辉 RF/无线
巧妙连接提高ADSL网络速度
一、发现问题   我们学校有一个24台电脑的电子阅览室,申请了ADSL上因特网,都说ADSL是宽带,可自打使用了ADSL,上网速度总是上不去。在多人上网的情况下,我下载一个软件用了6k/s左右,比ISDN还慢。我原先的连接方式如图所示。       两台交换机采用RJ-45头交叉双绞线进行级连,交换机上的任一接口用平行双绞线与ADSL路由器的任一以太网口连接,路由器的WAN口与ADSL—Modem...
manyi RF/无线
CCS 软件使用经验四则
[size=3]1.使用DSP.com/forum.php?mod=forumdisplay&fid=58" target="_blank" class="relatedlink">CCS3.3 编译TI的28335,产生如下警告:[/size][size=3]warning: entry-point symbol other than "_c_int00" specified:"code_sta...
Aguilera 微控制器 MCU
帮忙看下程序【LM3S之ADC】
SysCtlPeripheralEnable(SYSCTL_PERIPH_ADC); //使能ADC模块SysCtlPeripheralEnable(SYSCTL_PERIPH_GPIOE); //使能GPIOE端口GPIOPinTypeADC(GPIO_PORTE_BASE,GPIO_PIN_7|GPIO_PIN_6); //配置管脚PE7/PE6作为模数转换输入使用SysCtlADCSpeed...
喜鹊王子 微控制器 MCU
【NUCLEO-L4R5ZI评测】——1、开箱及电路分析
[i=s] 本帖最后由 ddllxxrr 于 2018-1-5 13:52 编辑 [/i]很高兴昨天收到了NUCLEO-L4R5Z开发板。介绍一下芯片:ST扩展了STM32L4的技术,提高了执行速度,高达120MHZ,更多的嵌入存贮,FLASH达到2M字节,SRAM达到640K字节,并且伴有更丰富的图像和连接性能。及精典的低功耗能力。STM32l4系列超高处理能力限制在超低功耗‐‐提供150 DM...
ddllxxrr stm32/stm8
请教VHDL--关于双口ram对同一地址单元的读写控制
LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY control ISPORT( clk,rest:IN STD_LOGIC;wradd,rdadd:in std_logic_vector (12 downto 0);wr,rd:OUT STD_LOGIC);END control;ARCHITECTURE behav OF control ISvar...
shw009 FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 335  605  876  1108  1398 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved