电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC638M000DG

产品描述CMOS/TTL Output Clock Oscillator, 638MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531DC638M000DG概述

CMOS/TTL Output Clock Oscillator, 638MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC638M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率638 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ST Sensortile分享计划——第二篇 集成开发平台体验
ST Sensortile微型蓝牙系统体验分享计划之集成开发平台体验 1、系统介绍:270054 图1系统软件结构 上图是STEVAL-STLKT01V1和Nucleo Boards开发套件系统结构图,硬件部分由BlueNRG即BLE蓝牙 ......
wugx MEMS传感器
日历时钟+环境检测——作品提交
日历时钟+环境检测 作者:andy 项目背景 随着生活水平的提高,人们对居住的室内环境要求越来越高,除了温湿度外,还对室内的PM2.5浓度,CO2及TVOC等数值越来越关注。所以 ......
anni_zzg 玄铁RISC-V活动专区
稳压二极管原理及使用
要理解稳压二极管的工作原理,只要了解二极管的反向特性就行了。所有的晶体二极管,其基本特性是单向导通。就是说,正向加压导通,反向加压不通。这里有个条件就是反向加压不超过管子的反向耐压 ......
Aguilera 模拟与混合信号
EP1C12F324C6开发板电路图
Altera 第三方开发工具...
jinpost FPGA/CPLD
LCD_1602汇编程序
这个程序完全按照开发板上自带的C程序写到最后有点行不通。在写指令和数据时,使能脚最后的拉低一步,C语言程序里面看不到,让我也是痛苦了好几天。324056 324057 324056 324057 ......
windirection Microchip MCU
软件外包突围“困局”
软件外包突围“困局” 2006-6-28 2006年,软件外包将成为市场追逐的热点 “中国软件企业外包做得不是很理想主要有三个方面的原因。”中国信息产业部信息产品司副司长丁文武日前在“大展 ......
ehk 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2906  1254  343  159  2827  18  54  23  56  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved