电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8735AKI-01LFT

产品描述IC clk gen ZD lvpecl 32-vfqfpn
产品类别半导体    模拟混合信号IC   
文件大小272KB,共17页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准  
下载文档 详细参数 选型对比 全文预览

8735AKI-01LFT在线购买

供应商 器件名称 价格 最低购买 库存  
8735AKI-01LFT - - 点击查看 点击购买

8735AKI-01LFT概述

IC clk gen ZD lvpecl 32-vfqfpn

8735AKI-01LFT规格参数

参数名称属性值
Datasheets
ICS8735I-01
Standard Package2,500
CategoryIntegrated Circuits (ICs)
FamilyClock/Timing - Clock Generators, PLLs, Frequency Synthesizers
系列
Packaging
Tape & Reel (TR)
类型
Type
Clock Gene
PLLYes with Bypass
InpuHCSL, LVDS, LVHSTL, LVPECL, SSTL
OutpuLVPECL
Number of Circuits1
Ratio - InpuOutpu
Differential - InpuOutpu
Frequency - Max700MHz
Divider/MultiplieYes/Yes
Voltage - Supply3.135 V ~ 3.465 V
Operating Temperature-40°C ~ 85°C
Mounting TypeSurface Mou
封装 / 箱体
Package / Case
32-VFQFN Exposed Pad
Supplier Device Package32-VFQFPN Exposed Pad (5x5)
Other NamesICS8735AKI-01LFTICS8735AKI-01LFT-ND

文档预览

下载PDF文档
Integrated
Circuit
Systems, Inc.
ICS8735I-01
1:5 D
IFFERENTIAL
-
TO
-3.3V LVPECL
Z
ERO
D
ELAY
C
LOCK
G
ENERATOR
F
EATURES
5 differential 3.3V LVPECL outputs
Selectable differential clock inputs
CLKx, nCLKx pair can accept the following differential
input levels: LVPECL, LVDS, LVHSTL, SSTL, HCSL
Output frequency range: 31.25MHz to 700MHz
Input frequency range: 31.25MHz to 700MHz
VCO range: 250MHz to 700MHz
Programmable dividers allow for the following output-to-input
frequency ratios: 8:1, 4:1, 2:1, 1:1, 1:2, 1:4, 1:8
External feedback for “zero delay” clock regeneration
with configurable frequencies
Cycle-to-cycle jitter: 40ps (maximum)
Output skew: 55ps (maximum)
Static phase offset: 50ps ± 100ps
3.3V supply voltage
-40°C to 85°C ambient operating temperature
G
ENERAL
D
ESCRIPTION
The ICS8735I-01 is a highly versatile 1:5 Differ-
ential-to-3.3V LVPECL clock generator and a
HiPerClockS™
member of the HiPerClockS™ family of High
Performance Clock Solutions from ICS. The
ICS8735I-01 has a fully integrated PLL and can
be configured as zero delay buffer, multiplier or divider, and
has an output frequency range of 31.25MHz to 700MHz. The
reference divider, feedback divider and output divider are each
programmable, thereby allowing for the following output-to-
input frequency ratios: 8:1, 4:1, 2:1, 1:1, 1:2, 1:4, 1:8. The
external feedback allows the device to achieve “zero delay”
between the input clock and the output clocks. The PLL_SEL
pin can be used to bypass the PLL for system test and debug
purposes. In bypass mode, the reference clock is routed
around the PLL and into the internal output dividers.
ICS
B
LOCK
D
IAGRAM
PLL_SEL
÷1, ÷2, ÷4, ÷8,
÷16, ÷32, ÷64
P
IN
A
SSIGNMENT
Q0
nQ0
V
CC
PLL_SEL
SEL3
V
CCO
V
CCA
nQ4
V
EE
Q4
0
Q1
nQ1
Q2
nQ2
CLK0
nCLK0
CLK1
nCLK1
CLK_SEL
FB_IN
nFB_IN
32 31 30 29 28 27 26 25
SEL0
SEL1
CLK0
nCLK0
CLK1
nCLK1
CLK_SEL
MR
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
V
CC
nFB_IN
FB_IN
SEL2
V
EE
nQ0
Q0
V
CCO
0
1
1
Q3
nQ3
24
23
22
V
CCO
Q3
nQ3
Q2
nQ2
Q1
nQ1
V
CCO
PLL
8:1, 4:1, 2:1, 1:1,
1:2, 1:4, 1:8
Q4
nQ4
ICS8735I-01
21
20
19
18
17
SEL0
SEL1
SEL2
SEL3
MR
32-Lead LQFP
7mm x 7mm x 1.4mm package body
Y Package
Top View
32-Lead VFQFN
5mm x 5mm x 0.95 package body
K Package
Top View
8735AYI-01
www.icst.com/products/hiperclocks.html
1
REV. B NOVEMBER 12, 2004

8735AKI-01LFT相似产品对比

8735AKI-01LFT 8735AYI-01LFT 8735AKI-01LF
描述 IC clk gen ZD lvpecl 32-vfqfpn clock generators & support products 5 lvpecl out divider IC clk gen ZD lvpecl 32-vfqfpn
关于游戏手柄驱动开发的疑问?
由于想自己做个游戏手柄驱动。以前没接触过,弱弱的请教几个问题。先谢谢大家了。 1.windows如何知道我插上去的是游戏手柄而不是usb鼠标,也就是说windows对游戏手柄有什么特殊的要求么?同样 ......
huangruihua 嵌入式系统
LED驱动隔离式 简易变压器设计经典--很实用
47707https://bbs.eeworld.com.cn/images/smilies/default/loveliness.gif...
czf0408 电源技术
求购限制的FPGA开发板
xlinx和alter的都可以,入门的就可以了!~最好是外围多一点,可以多做一点实验的,初学者,上手用的!~谢谢!~本人有STM32开发板,就是论坛里有人出售的那个!~...
hangzhoucainiao 淘e淘
今天比赛的进,高手进。。。。
本帖最后由 paulhyde 于 2014-9-15 04:00 编辑 我是湖北的,你们题目出了没? ...
txx1121 电子竞赛
线性稳压电源专业论文和电路图 奉上!!!!
线性稳压电源专业论文和电路图 奉上!!!!...
tonytong 电源技术
2407(ccs)编程遇到变量不改变的怪问题,急求解决
版主好, 我的ccs(2407)程序运行中,查看变量,发现变量没有跟着程序改变,好奇怪,比如软件运行for(i=0;i<5;i++){...}中,发现i 的值一直都是零,不改变(正常应是i=0,1,2,3,4递增的撒 ......
lshfrandy DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 192  496  1682  1143  2121  48  3  6  37  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved