电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5330L-A00229-GM

产品描述IC clk buffer 1:4 350mhz 24qfn
产品类别逻辑    逻辑   
文件大小137KB,共20页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

SI5330L-A00229-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5330L-A00229-GM - - 点击查看 点击购买

SI5330L-A00229-GM概述

IC clk buffer 1:4 350mhz 24qfn

SI5330L-A00229-GM规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
零件包装代码QFN
包装说明HVQCCN, LCC24,.16SQ,20
针数24
Reach Compliance Codeunknow
系列5330
输入调节STANDARD
JESD-30 代码S-XQCC-N24
长度4 mm
逻辑集成电路类型LOW SKEW CLOCK DRIVER
最大I(ol)0.004 A
功能数量1
反相输出次数
端子数量24
实输出次数8
最高工作温度85 °C
最低工作温度-40 °C
输出特性OPEN-DRAIN
封装主体材料UNSPECIFIED
封装代码HVQCCN
封装等效代码LCC24,.16SQ,20
封装形状SQUARE
封装形式CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE
电源1.8/3.3 V
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.1 ns
座面最大高度0.9 mm
最大供电电压 (Vsup)2.75 V
最小供电电压 (Vsup)2.25 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
温度等级INDUSTRIAL
端子形式NO LEAD
端子节距0.5 mm
端子位置QUAD
宽度4 mm
最小 fmax350 MHz

文档预览

下载PDF文档
Si5330
1 . 8 / 2 . 5 / 3 . 3 V L
O W
- J
I T T E R
, L
O W
- S
K EW
C
L O C K
B
U F F E R
/ L
E V E L
T
R A N S L A T O R
Features
18
17
16
15
14
13
7
8
9
10
11
12
Supports single-ended or
differential input clock signals
Generates four differential
(LVPECL, LVDS, HCSL) or eight
single-ended (CMOS, SSTL,
HSTL) outputs
Provides signal level translation

Differential to single-ended

Single-ended to differential

Differential to differential

Single-ended to single-ended
Wide frequency range

LVPECL, LVDS: 5 to 710 MHz

HCSL: 5 to 250 MHz

SSTL, HSTL: 5 to 350 MHz

CMOS: 5 to 200 MHz
Additive jitter: 150 fs RMS typ
RSVD_GND
CLK0A
CLK0B
VDD
VDDO0
20
Small size: 24-lead, 4 x 4 mm
QFN
24
23
22
21
19
OEB
CLK1A
CLK1B
VDDO1
VDDO2
CLK2A
CLK2B
RSVD_GND
Output-output skew: 100 ps
Propagation delay: 2.5 ns typ
Single core supply with excellent
PSRR: 1.8, 2.5, or 3.3 V
Output driver supply voltage
independent of core supply: 1.5,
1.8, 2.5, or 3.3 V
Loss of Signal (LOS) indicator
allows system clock monitoring
Output Enable (OEB) pin allows
glitchless control of output clocks
Low power: 10 mA typical core
current
Industrial temperature range:
–40 to +85
°
C
Ordering Information:
See page 14.
Pin Assignments
IN1
IN2
IN3
1
Applications
2
3
High Speed Clock Distribution
Ethernet Switch/Router
SONET / SDH
PCI Express 2.0/3.0
Fibre Channel
MSAN/DSLAM/PON
Telecom Line Cards
RSVD_GND
RSVD_GND
RSVD_GND
GND
GND
CLK3B
Functional Block Diagram
V
DD
V
DDO0
CLK0
Si5330
V
DDO1
CLK1
Single-ended
or
Differential
IN
V
DDO2
CLK2
Single-ended
or
Differential
V
DDO3
LOS
OEB
Control
CLK3
Rev. 1.0 4/12
Copyright © 2012 by Silicon Laboratories
VDDO3
VDD
LOS
CLK3A
4
5
6
Si5330
讨论下Wince如何实现一次编译
如题, 如果我们不使用VS2005或者PB,直接用批处理文件调用编译的TOOL实现一次编译,不知道大家有没有人做过。。 欢迎大家讨论研究下。 ...
雪白的猪 嵌入式系统
研究M1 IC卡, EMID卡读卡系统的朋友请加qq群:44322607
研究M1 IC卡, EMID卡读卡系统的朋友请加qq群:44322607...
zhufuzhufu 嵌入式系统
pic烧录的问题
想咨询下各位.我Select Device 选项的单片机型号和我要烧录程序的型号不对.能不能烧进去?会出什么错误也? Programming Target... ICDWarn0044: Target has an invalid calibration memory va ......
night1984 Microchip MCU
富士通FRAM心得提交
富士通铁电存储器MB85RS64试用心得(1) 多年前就已知铁电存储器的存在,对他的特点也没在意,觉得和其他存储器差不多;看到富士通FRAM免费申请赛心得 赢大礼的活动,何不参加其中,既能增加 ......
bjwl_6338 综合技术交流
linux模拟Windows建立一个回收站
首先建立你的回收站文件夹:mkdir ~/.trash (也可以是其他任意目录,或者直接利用/tmp目录)然后同样在~/.bashrc文件中加入alias rm=”mv -target-directory ~/.trash”,然后利用source ~/.ba ......
37°男人 DSP 与 ARM 处理器
数控代码的译码 刀补 插补 之间的数据传输
做开放式数控系统时,数控代码的译码 刀补 插补 之间的数据传输应该怎么样去做?...
seven_zs 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2649  1038  1111  2883  49  56  50  4  42  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved