电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8N3DV85AC-0085CDI8

产品描述IC osc vcxo dual freq 6-clcc
产品类别半导体    模拟混合信号IC   
文件大小169KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准  
下载文档 详细参数 全文预览

8N3DV85AC-0085CDI8在线购买

供应商 器件名称 价格 最低购买 库存  
8N3DV85AC-0085CDI8 - - 点击查看 点击购买

8N3DV85AC-0085CDI8概述

IC osc vcxo dual freq 6-clcc

8N3DV85AC-0085CDI8规格参数

参数名称属性值
Datasheets
IDT8N3DV85
FemtoClock®
NG Ordering Guide
PCN Assembly/Origi
Passivation Thickness 12/Sep/2013
Standard Package1,000
CategoryIntegrated Circuits (ICs)
FamilyClock/Timing - Programmable Timers and Oscillators
系列
Packaging
Tape & Reel (TR)
类型
Type
VCXO
频率
Frequency
160MHz, 160MHz
Voltage - Supply3.135 V ~ 3.465 V
Current - Supply130mA
Operating Temperature-40°C ~ 85°C
封装 / 箱体
Package / Case
6-CLCC
Supplier Device Package6-CLCC (7x5)
Mounting TypeSurface Mou
Other NamesIDT8N3DV85AC-0085CDI8IDT8N3DV85AC-0085CDI8-ND

文档预览

下载PDF文档
LVPECL Dual-Frequency
Programmable VCXO
General Description
The IDT8N3DV85 is a LVPECL Dual-Frequency Programmable
VCXO with very flexible frequency and pull-range programming
capabilities. The device uses IDT’s fourth generation FemtoClock
®
NG technology for an optimum of high clock frequency and low
phase noise performance. The device accepts 2.5V or 3.3V supply
and is packaged in a small, lead-free (RoHS 6) 6-lead ceramic 5mm
x 7mm x 1.55mm package.
The device can be factory-programmed to any two frequencies in the
range of 15.476MHz to 866.67MHz and from 975MHz to 1,300MHz
to the very high degree of frequency precision of 218Hz or better.
The output frequency is selected by the FSEL pin. The extended
temperature range supports wireless infrastructure, telecommuni-
cation and networking end equipment requirements.
IDT8N3DV85
DATASHEET
Features
Fourth Generation FemtoClock
®
NG technology
Programmable clock output frequency from 15.476MHz to
866.67MHz and from 975MHz to 1,300MHz
Two factory-programmed output frequencies
VCO frequency programming resolution is 218Hz and better
Factory-programmable VCXO pull range and control voltage
polarity
VCXO pull range programmable from typical ±12.5 to ±787.5ppm
One 2.5V or 3.3V LVPECL clock output
FSEL control input for frequency selection, LVCMOS/LVTTL
compatible
RMS phase jitter @ 622.08MHz (12kHz - 20MHz):0.46ps (typical)
RMS phase jitter @ 622.08MHz (50kHz - 80MHz): 0.47ps (typical)
2.5V or 3.3V supply voltage
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) 6-lead ceramic 5mm x 7mm x 1.55mm
package
Block Diagram
OSC
114.285 MHz
2
Pin Assignment
÷P
PFD
&
LPF
FemtoClock
®
NG
VCO
1950-2600MHz
VC
1
2
3
6
5
4
V
CC
nQ
Q
÷N
Q
nQ
FSEL
V
EE
÷MINT,
MFRAC
9
VC
Pulldown
A/D
23
Configuration Register (ROM)
(Frequency, Pull range, Polarity)
7
IDT8N3DV85
6-lead ceramic 5mm x 7mm x 1.55mm
package body
CD Package
Top View
FSEL
IDT8N3DV85CCD REVISION A OCTOBER 30, 2013
1
©2013 Integrated Device Technology, Inc.
STM8207的PA1和PA2使用不顺畅
我在使用STM8207的PA1和PA2作为输出引脚,却发现此引脚不受控制。此引脚也是外部晶体的输入输出引脚,但在我们的系统中没有使用外部晶体,仅仅作为输出控制。 在ST Visual Develop仿真的 ......
owentangye stm32/stm8
整流后可否不滤波,直接将脉动直流输入三相逆变桥
如题,变频器中,整流后可否不滤波,直接将脉动直流输入三相逆变桥呢 ...
huahua123 电源技术
【Altera soc 体验之旅】+基于自组网的无线路由设计在FPGA-SOC上的实现(4)
FPGA软件部分之中频设计之DUC设计之CIC设计 级联积分梳状滤波器(CIC)是在数字系统中实现大的采样率变化的多速率滤波器,支持内插滤波器和抽取滤波器结构,其设计构成不需要乘法器,只是由加 ......
muhan9 FPGA/CPLD
wince flash播放器spark例子修改成边解析边显示
有人将spark例子修改成边解析边显示吗? 若有人修改过可以指导一下吗? 代码有点复杂.望做过的专家们指点 ...
xag1980 嵌入式系统
求通过蓝牙蓝牙控制一些装置的方法
我想通过单片机做一些智能控制的东西,希望用安卓系统的手机上的蓝牙装置来控制,敬请大神指教....
pangwenbin Linux开发
Altera CycloneIII FPGA锁相环输出问题
输入时钟为27M,通过锁相环倍频成270M,270M是ASI IP核使用的时钟。目前有8个PCB,可以正常使用的有4个,不能正常使用的有4个,同样的FPGA程序。不能正常使用的PCB中,signaltap使用此270M做采 ......
baichongyan FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1397  1540  2566  1961  2785  29  31  52  40  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved