电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACFA33.330/14.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACFA33.330/14.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACFA33.330/14.000规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
MCLK的时钟源设置为LFXT1的疑问
PUC信号之后,DCOCLK被自动选作MCLK时钟信号。根据需要,MCLK的时钟源可以另外设置为LFXT1或者XT2。设置顺序如下:1 复位OscOff;2 清除OFIFG;3 延时等待至少50us;4 再次检查OFIFG,如果仍然置 ......
shuizaiku7 微控制器 MCU
你怎么不跳出来啊?IE6.0请求软键盘!
各位大侠,用IESAMPLE的时候,在点连接地址栏时,怎么才可以让软键盘自动跳出来呢?我郁闷中.POCKET IE是可以自动跳出来的.但是POCKET IE太烂了,新浪也不能访问....
sun139 嵌入式系统
等我有钱了
等我有钱了,我开公司开两间,一间我当老板,一间我当员工,我想炒老板就炒老板,想炒员工就炒员工。   等我有钱了,我的公司请形象代言人请两个,一个最佳形象代言人,一个最差形象代言人, ......
lxyzy1999 聊聊、笑笑、闹闹
28335 eQEP配置测速问题
各位好,小弟我关于eQEP的配置有些问题想来请教一下: 在正交模式下,根据操作手册: 低速测量流程:1)单位位置事件发生(UPPS配置) ; 2)标志位UPE ......
ZhuFeng 微控制器 MCU
LM2596 ---- 淘宝上的就这么差吗?
LM2596,用得非常普遍,在买其它东西时顺便带了几片, 昨天测试了一下,开始时,不知不觉地就烧了两片,还把外围元件也烧了,后来才仔细地将输入电压从0V开始,逐步提高。 测量其开关输 ......
dontium 模拟电子
关于SIPINFO结构
#define SIPF_OFF 0x00000000 #define SIPF_ON 0x00000001 #define SIPF_DOCKED 0x00000002 #define SIPF_LOCKED 0x00000004 平常的开关输入法可以得到:SIPF_DOCKED对应的数值,但怎样才 ......
zhangjmxx 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 778  395  1850  1995  1110  36  2  12  48  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved