电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SL2-030-S113/02-98

产品描述Board Connector, 30 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Solder Terminal, Locking, Black Insulator, Receptacle
产品类别连接器    连接器   
文件大小229KB,共2页
制造商E-tec Interconnect Ltd
标准
下载文档 详细参数 全文预览

SL2-030-S113/02-98概述

Board Connector, 30 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Solder Terminal, Locking, Black Insulator, Receptacle

SL2-030-S113/02-98规格参数

参数名称属性值
是否Rohs认证符合
Objectid306615099
Reach Compliance Codecompliant
ECCN代码EAR99
主体宽度0.2 inch
主体深度0.1 inch
主体长度1.5 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD CONNECTOR
联系完成配合AU
联系完成终止Tin (Sn)
触点性别MALE
触点材料BRASS
触点模式RECTANGULAR
触点电阻20 mΩ
触点样式SQ PIN-SKT
介电耐压500VAC V
绝缘电阻1000000000 Ω
绝缘体颜色BLACK
绝缘体材料POLYBUTYLENE TEREPHTHALATE
JESD-609代码e3
制造商序列号SL
插接触点节距0.1 inch
匹配触点行间距0.1 inch
安装选项1LOCKING
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数2
最高工作温度105 °C
最低工作温度-40 °C
PCB接触模式RECTANGULAR
PCB触点行间距2.54 mm
电镀厚度30u inch
额定电流(信号)3 A
可靠性COMMERCIAL
端子长度0.118 inch
端子节距2.54 mm
端接类型SOLDER
触点总数30
选择PCB元件的六大技巧
最佳PCB设计方法:在基于元件封装选择时需要考虑的六件事。本文中的所有例子都是用Multisim设计环境开发的,不过即使使用不同的EDA工具,同样的概念仍然适用。1.考虑元件封装的选择在整个原理图绘制阶段,就应该考虑需要在版图阶段作出的元件封装和焊盘图案决定。下面给出了在根据元件封装选择元件时需要考虑的一些建议。记住,封装包括了元件的电气焊盘连接和机械尺寸(X、Y和Z),即元件本体的外形以及连接P...
中信华 PCB设计
Design Studies on Hybrid Excitation Motor for Main
Design Studies on Hybrid Excitation Motor for MainSpindle Drive in Machine Tools...
安_然 模拟与混合信号
stm32Cube4光立方
[i=s] 本帖最后由 weizhongc 于 2016-5-5 18:04 编辑 [/i][font=宋体][size=4]之前玩过很多的光立方,888的光立方实现了4096种颜色的控制。视频连接:[/size][/font][font=宋体][size=4][/size][/font][flash]http://player.youku.com/player.php/sid/XODE2ODM1...
xmb6954757 stm32/stm8
LF2407的AD基准
LF2407A的AD基准电压有何要求?...
xingyuezhaoyang 微控制器 MCU
HELPER2416开发板-TFTP开发环境的搭建及烧写系统-使用于ubunt 12.04 系统
[i=s] 本帖最后由 wsdymg 于 2014-7-20 16:20 编辑 [/i]自从上次捣鼓了SD卡烧录系统后,就继续按照手册进行下一步——TFTP方式烧录,本人使用的Ubuntu 12.04 系统,基本上是按照手册操作,遇到了一些问题,索性有万能的google,这里列出一些跟手册有出入的地方:首先是TFTP的搭建,因为我用的不是fedora系统,所有有些不同:[color=Blue][s...
wsdymg 嵌入式系统
高分求助 关于altera 嵌入式开发的问题!
现在我想用一块altera de-2 的芯片 模拟一个系统设计的性能,一种方案是自己设计一个路由器,然后一个3*3的mesh结构,另外每个路由和一个cpu相连,然后通过各个cpu之间发送数据 来分析路由以及这个网络的性能好坏。不知是否可行呢请问可不可以实现一个路由的硬件设计,然后加到该芯片的库里面,然后把它当作一个普通的组建来使用呢?另外设计的时候外设好像有些不够用 不知怎么解决呢 谢谢...
asterli 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 321  397  585  1078  1498 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved