电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC683M000DGR

产品描述LVDS Output Clock Oscillator, 683MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NC683M000DGR概述

LVDS Output Clock Oscillator, 683MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC683M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率683 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
手把手教你学单片机实验程序
http://www.toopoo.com/book/tushu/81077-613-4.html手把手教你学单片机实验程序...
wuqinyong 单片机
数据存储设备的进化:技术发展缩影[转]
183669 存储卡:不到10年,闪存卡的容量已经从128MB增长到128GB。 183670 机械硬盘:1956年,世界上第一款硬盘诞生,容量仅5MB,重量却达到了一吨。现在,台式机硬盘普遍为3.5英寸大小 ......
wo4fisher 聊聊、笑笑、闹闹
现在换了一个平台上,正常建立NK.Bin, EVC编的程序 不能 在WinCE(NK)上用EVC编的程序的Debug方式进行调试.是什么原因,什么地方有设置?
以前在一个平台上,只要正常建立NK.Bin, EVC编的程序就可在WinCE(NK)上用EVC编的程序的Debug方式进行调试(断点跟综). 现在换了一个平台上,正常建立NK.Bin, EVC编的程序 不能 在WinCE(NK)上 ......
c289344670 嵌入式系统
EEWORLD吉尼斯的总榜第一谁来PK
欢迎大家来PK排行榜的第一名!EEWORLD发帖量总榜 59839 大家来比一比,谁能打破第一名的记录,我把我的家产(芯币)奉献出来!:loveliness: ...
maylove 聊聊、笑笑、闹闹
verilog硬件原语
verilog硬件原语课件...
zgjxncytl FPGA/CPLD
蓝牙串口开发
WINCE下 开发一个蓝牙串口通讯的小软件.用在PDA手机上.软件用来主动搜索其他蓝牙设备....
hhs6853 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2167  1446  1777  1626  2091  44  30  36  33  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved