电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V3319S166BFI

产品描述256K X 18 DUAL-PORT SRAM, 15 ns, PQFP128
产品类别存储   
文件大小348KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V3319S166BFI概述

256K X 18 DUAL-PORT SRAM, 15 ns, PQFP128

IDT70V3319S166BFI规格参数

参数名称属性值
功能数量1
端子数量128
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压3.45 V
最小供电/工作电压3.15 V
额定供电电压3.3 V
最大存取时间15 ns
加工封装描述14 X 20 MM, 1.40 MM HEIGHT, TQFP-128
状态ACTIVE
工艺CMOS
包装形状RECTANGULAR
包装尺寸FLATPACK, LOW PROFILE, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层TIN LEAD
端子位置QUAD
包装材料PLASTIC/EPOXY
温度等级COMMERCIAL
内存宽度18
组织256K X 18
存储密度4.72E6 deg
操作模式SYNCHRONOUS
位数262144 words
位数256K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED 3.3V
256/128K x 18
IDT70V3319/99S
SYNCHRONOUS
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
– Industrial: 4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
– Due to limited pin count PL/
FT
option is not supported
on the 128-pin TQFP package. Device is pipelined
outputs only on each port.
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 6ns cycle time, 166MHz operation (6Gbps bandwidth)
– Fast 3.6ns clock to data out
– 1.7ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 166MHz
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output mode
LVTTL- compatible, single 3.3V (±150mV) power supply
for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 133MHz.
Available in a 128-pin Thin Quad Flatpack, 208-pin fine
pitch Ball Grid Array, and 256-pin Ball
Grid Array
Supports JTAG features compliant to IEEE 1149.1
– Due to limited pin count, JTAG is not supported on the
128-pin TQFP package.
Functional Block Diagram
UB
L
LB
L
UB
R
LB
R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
CE
0L
CE
1L
1
0
1/0
B
W
0
L
B
W
1
L
B B
WW
1 0
R R
1
0
1/0
R/W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
1b 0b 1a 0a
0a 1a 0b 1b
0/1
,
FT/PIPE
R
FT/PIPE
L
0/1
ab
ba
256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
CLK
L
A
17L(1)
A
0L
REPEAT
L
ADS
L
CNTEN
L
CLK
R
,
A
17R(1)
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
5623 tbl 01
TDI
NOTE:
1. A
17
is a NC for IDT70V3399.
JTAG
TDO
TCK
TMS
TRST
MAY 2003
1
DSC 5623/7
©2003 Integrated Device Technology, Inc.
电子电路设计基础
本帖最后由 dontium 于 2015-1-23 11:38 编辑 电子电路设计基础 ...
guanglin 模拟与混合信号
马上结~~~
0...
huanggongsui 嵌入式系统
烧写2808的问题
烧写2808时出现这个提示框,高手看看是怎么回事,谢谢 http://qun.qq.com/cgi/svr/chatimg/get?pic={7C34679F-8253-94E1-E0AF-70609A628228}.jpg&gid=7391152&time=1269999789...
安_然 微控制器 MCU
开关电源EMI设计与整改策略100条!
EMC的分类及标准: EMC(Electromagnetic Compatibility)是电磁兼容,它包括EMI(电磁骚扰)和EMS(电磁抗骚扰)。EMC定义为:设备或系统在其电磁环境中能正常工作且不对该环境中的任何设备的任何 ......
木犯001号 电源技术
TM4C123的math.h库问题
大家在使用TMC123时有没有遇到一用math.c中的函数就出错的情况,编译环境keil4.7 ...
墨夜风清 微控制器 MCU
高速DAC AD9712B/AD9713B的原理和应用
AD9712B/AD9713B是一款12位的ECL/TTL兼容高速数模转换器,是针对DDS、信号重构、高质量图像信号处理等应用而专门设计的。该芯片具有小的毛刺和快速建立时间,以及良好的动态性能和谐波抑制能力 ......
fighting 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2507  2446  2901  2133  567  51  50  59  43  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved