电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V3319S133BFI

产品描述256K X 18 DUAL-PORT SRAM, 15 ns, PQFP128
产品类别存储   
文件大小348KB,共23页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V3319S133BFI概述

256K X 18 DUAL-PORT SRAM, 15 ns, PQFP128

IDT70V3319S133BFI规格参数

参数名称属性值
功能数量1
端子数量128
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压3.45 V
最小供电/工作电压3.15 V
额定供电电压3.3 V
最大存取时间15 ns
加工封装描述14 X 20 MM, 1.40 MM HEIGHT, TQFP-128
状态ACTIVE
工艺CMOS
包装形状RECTANGULAR
包装尺寸FLATPACK, LOW PROFILE, FINE PITCH
表面贴装Yes
端子形式GULL WING
端子间距0.5000 mm
端子涂层TIN LEAD
端子位置QUAD
包装材料PLASTIC/EPOXY
温度等级COMMERCIAL
内存宽度18
组织256K X 18
存储密度4.72E6 deg
操作模式SYNCHRONOUS
位数262144 words
位数256K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED 3.3V
256/128K x 18
IDT70V3319/99S
SYNCHRONOUS
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed data access
– Commercial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
– Industrial: 4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
– Due to limited pin count PL/
FT
option is not supported
on the 128-pin TQFP package. Device is pipelined
outputs only on each port.
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 6ns cycle time, 166MHz operation (6Gbps bandwidth)
– Fast 3.6ns clock to data out
– 1.7ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 166MHz
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
Dual Cycle Deselect (DCD) for Pipelined Output mode
LVTTL- compatible, single 3.3V (±150mV) power supply
for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 133MHz.
Available in a 128-pin Thin Quad Flatpack, 208-pin fine
pitch Ball Grid Array, and 256-pin Ball
Grid Array
Supports JTAG features compliant to IEEE 1149.1
– Due to limited pin count, JTAG is not supported on the
128-pin TQFP package.
Functional Block Diagram
UB
L
LB
L
UB
R
LB
R
FT/PIPE
L
1/0
0a 1a
a
0b 1b
b
1b 0b
b
1a 0a
a
1/0
FT/PIPE
R
R/W
L
CE
0L
CE
1L
1
0
1/0
B
W
0
L
B
W
1
L
B B
WW
1 0
R R
1
0
1/0
R/W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
1b 0b 1a 0a
0a 1a 0b 1b
0/1
,
FT/PIPE
R
FT/PIPE
L
0/1
ab
ba
256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
CLK
L
A
17L(1)
A
0L
REPEAT
L
ADS
L
CNTEN
L
CLK
R
,
A
17R(1)
Counter/
Address
Reg.
ADDR_L
ADDR_R
Counter/
Address
Reg.
A
0R
REPEAT
R
ADS
R
CNTEN
R
5623 tbl 01
TDI
NOTE:
1. A
17
is a NC for IDT70V3399.
JTAG
TDO
TCK
TMS
TRST
MAY 2003
1
DSC 5623/7
©2003 Integrated Device Technology, Inc.
本人在使用C8051F060的过程中遇到一个很奇怪的问题,会玩C8051F060的请进入交流!
上面是我用于C8051F060芯片编的AD转换主程序。从程序一看主程序执行到后面的while循环体之后会一直在此保持循环,我用Keil uVision4执行单步调试的确如此,程序最后一直在while循环体保持循环, ......
oujboujb 单片机
直流斩波电路的Matlab/Simulink仿真研究
本帖最后由 paulhyde 于 2014-9-15 09:18 编辑 摘要:电力电子技术是工科院校电气信息类专业学生必修的一门专业基础课程,其理论性和实践性较强,电路和波形图多且复杂,通常仿真技术在电力电 ......
dtcxn 电子竞赛
怎么获得PDA的MAC地址
用.net(c#)开发的。如果没有现成代码,也给一点提示,谢谢...
usbabc 嵌入式系统
参与电赛ing,是不是都在熬肝~
看了看@qwqwqw分享的2021年全国大学生电赛发布 咋没呼吸机,嘿嘿 参与电赛的网友,这几天都要熬肝了吧,我看论坛有围观大赛的工程师,在求大神分析的D题的@bqgup 2021电赛D题基于互联 ......
nmg 电子竞赛
毕业设计
有没有会做ucosii在msp430上移植的啊?...
maxujian 实时操作系统RTOS
有一块TM4C123G的板子,求大神指导下怎么下手呀。
我有一块TI发的TM4C123G的板子,可是不知道怎么下手,网上资料也没多少,该怎么下手呢!...
青稚 微控制器 MCU

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1172  732  1008  879  2646  24  15  21  18  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved