电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1206F143F250S

产品描述Ceramic Capacitor, Multilayer, Ceramic, 25V, 1% +Tol, 1% -Tol, Y5V, -80/+30ppm/Cel TC, 0.014uF, 1206,
产品类别无源元件    电容器   
文件大小18KB,共1页
制造商Fenghua (HK) Electronics Ltd
下载文档 详细参数 全文预览

1206F143F250S概述

Ceramic Capacitor, Multilayer, Ceramic, 25V, 1% +Tol, 1% -Tol, Y5V, -80/+30ppm/Cel TC, 0.014uF, 1206,

1206F143F250S规格参数

参数名称属性值
Objectid804514700
包装说明, 1206
Reach Compliance Codeunknown
ECCN代码EAR99
YTEOL7.5
电容0.014 µF
电容器类型CERAMIC CAPACITOR
自定义功能Custom Specific Designs Available
介电材料CERAMIC
高度1.25 mm
长度3.2 mm
多层Yes
负容差1%
端子数量2
最高工作温度85 °C
最低工作温度-25 °C
封装形式SMT
包装方法Bulk
正容差1%
额定(直流)电压(URdc)25 V
系列1206(Z5U, Y5V, 25V)
尺寸代码1206
温度特性代码Y5V
温度系数30/-80% ppm/°C
宽度1.6 mm

1206F143F250S文档预览

ç » ª ¸ ß ¿ Æ
通用型
Z5U
、Y5V多层片状陶瓷电容器
GENERAL  APPLICATION Z5U
Y5V  MLCC
尺寸规格
S½½½ C½½½
尺寸  D½½½½½½½½½(½½)
WB
工½电压
R½½½½
V½½½½½½
6.3V
10V
16V
25V 
50V
6.3V
10V
16V
25V 
50V
6.3V
10V
16V
25V 
50V
6.3V
10V
16V
25V 
50V
6.3V
10V
16V
25V 
50V
6.3V
10V
16V
25V 
50V
6.3V
10V
16V
25V 
50V
6.3
10V
16V
25V 
50V
6.3V
10V
16V
25V 
50V
容量范围
C½½½½½½½½½½(½F)
Z5U(E)  Y5V(F)
1,000½100,000
1,000½100,000
1,000½100,000
1,000½100,000
1,000½100,000
1,000½1,000,000
1,000½1,000,000
1,000½1,000,000
1,000½1,000,000
1,000½470,000
1,000½4,700,000
1,000½2,200,000
1,000½2,200,000
1,000½1,200,000
1,000½1,000,000
1,000½10,000,000
1,000½4,700,000
1,000½2,200,000
1,000½1,200,000
1,000½1,000,000
4,700½10,000,000
4,700½4,700,000
4,700½4,700,000
4,700½1,500,000
4,700½1,500,000
4,700½10,000,000
4,700½4,700,000
4,700½4,700,000
4,700½2,200,000
4,700½2,200,000
10,000½10,000,000
10,000½10,000,000
10,000½10,000,000
10,000½3,300,000
10,000½2,200,000
10,000½10,000,000
10,000½10,000,000
10,000½10,000,000
10,000½4,700,000
10,000½3,300,000
10,000½10,000,000
10,000½10,000,000
10,000½10,000,000
10,000½10,000,000
10,000½6,800,000
0402
1.00±0.05
0.50
±
0.05
0.50
±
0.05
0.25
±
0.10
0603
1.60
±
0.10
0.80
±
0.10
0.80
±
0.10
0.30
±
0.10
0805
2.00
±
0.20
1.25
±
0.20
0.70
±
0.20
1.00
±
0.20
1.25
±
0.20
0.50
±
0.20
1206
3.20
±
0.30
1.60
±
0.20
0.70
±
0.20
1.00
±
0.20
1.25
±
0.20
0.50
±
0.25
1210
3.20
±
0.30
2.50
±
0.30
1.25
±
0.30
1.50
±
0.30
0.75
±
0.25
1808
4.50
±
0.40
2.00
±
0.20
≤2.00
0.75
±
0.25
1812
4.50
±
0.40
3.20
±
0.30
≤2.50
0.75
±
0.25
2225
5.70
±
0.50
6.30
±
0.50
≤2.50
1.00
±
0.25
3035
7.60
±
0.50
9.00
±
0.50
≤3.00
1.00
±
0.25
备注:可根据客户的特殊要求设计符合客户需求的产品。
N½½½:W½  ½½½  ½½½½½½  ½½½½½½½½½ ½½  ½½½½½½½½  ½½½½½½½  ½½½½½½½½½½½½.
【我给XILINX资源中心做贡献】Xilinx芯片所有关于PCI Express接口的DMA源代码
Xilinx芯片所有关于PCI Express接口的DMA源代码...
wanghongyang FPGA/CPLD
volatile关键字的作用
本帖最后由 dontium 于 2015-1-23 13:25 编辑 volatile提醒编译器它后面所定义的变量随时都有可能改变,因此编译后的程序每次需要存储或读取这个变量的时候,都会直接从变量地址中读取数据。如 ......
虾段 模拟与混合信号
我感觉程序中读写硬件没问题,但为什么却写失败?,大家帮我分析一下
MessageBox(_T("111111111111111"),NULL,MB_OK); /******************************************/ *ptPA=0x00;//写数据成功 RunOrStopFlag=1; int pb1,pb4,pb5; pb1=((*ptPB) ......
pmns 嵌入式系统
FLASH 8M-16文件系统设计,请给思路,文档或者代码
NAND的FLASH,8M或者16M,设计一套管理文件的系统,至少能创建删除文件,读写文件。 请各位帮忙,介绍些文档,网站或者代码例子给我。 谢谢。...
wxiaojin 嵌入式系统
猫叔的FPGA时序约束教程
时序约束是FPGA设计中最基本也是最重要的步骤之一,当然,也是难点之一。相信很多朋友都有过跟我一样的经历,看望很多讲时序约束的文章,对建立/保持时间一顿分析,自己好不容易理解了,发现并 ......
arui1999 下载中心专版
求助:build未产生.sys文件
网上找了个helloWDM的例子,source和makefile也都建好了,build没有显示任何错误,但是就是没有.sys文件出来。我是新手,不知道是不是程序错误。如果程序有错的话build不显示么?该如何查找程序 ......
lostmaple 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 156  2610  1582  504  1898  4  53  32  11  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved