电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACCA47.457/20.9715

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACCA47.457/20.9715概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACCA47.457/20.9715规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknown
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
(改)项目又开始构想了----求项目小组成员
本帖最后由 wugx 于 2016-7-27 17:54 编辑 项目又开始构想了,大概是数据采集,存储,分析统计,显示等方面的,主要硬件载体是移动终端,目的是为了减轻负担,方便办公,搞研究等,由用户自 ......
wugx MicroPython开源版块
新手想詢問,關於PCB包地的問題
板上的各位大大好: 小弟是剛接觸設計PCB不久的新人,爬文找了一些資料後。有一些關於包地的知識不是很了解,想求助各位大大 看到一些設計對於其原理其功用不是很明白希望有大大能幫忙解答。 ......
bluefox0919 PCB设计
晒设计方案+STM32F429i开发板之未完成部分
这个算是个遗憾帖吧。 本来还准备了两个实验,但鉴于时间问题,不能在活动结束前完成了。不过等做完我会来让大家看看的。 其中一个是GPS的实验,模块已经买回来了,只是还没开 ......
一个小白 stm32/stm8
【以拆会友】电动助力车控制器拆解
不久前,骑了了约6年的电动助力车坏了,爱人去修理后,把坏的控制器拿了回来,或许换了别人,坏的配件就不要了,谁让咱接触电子了呢? 302867 壳体是铝合金的,两端的封闭罩就不 ......
wawaw 以拆会友
关于单片机实现低频脉冲[求助]
我想用89C51实现1HZ-100KHZ的频率,可是我觉得用6M晶振,16位计数器实现100HZ以下不可能,不知道是不是我的理解出现了偏差。如果计数器不行的话,用程序延时的方法可行么?...
qqcxx83 单片机
FPGA SOC 开发
各位大虾: 刚开始学习FPGASOC,想找这方面的培训资料或者视频资料,有没有可提供的,小弟在此谢过了! ...
pengtao1581 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2822  1995  734  1168  2764  16  42  36  35  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved