电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SA534202F56MBT

产品描述Parallel - Fundamental Quartz Crystal, 20.228MHz Nom,
产品类别无源元件    晶体/谐振器   
文件大小315KB,共5页
制造商CTS
标准
下载文档 详细参数 全文预览

SA534202F56MBT概述

Parallel - Fundamental Quartz Crystal, 20.228MHz Nom,

SA534202F56MBT规格参数

参数名称属性值
是否Rohs认证符合
Objectid145149022374
Reach Compliance Codecompliant
YTEOL7.15
其他特性AEC-Q200; AT-CUT
老化3 PPM/YEAR
晶体/谐振器类型PARALLEL - FUNDAMENTAL
驱动电平10 µW
频率稳定性0.01%
频率容差50 ppm
JESD-609代码e4
负载电容13 pF
安装特点SURFACE MOUNT
标称工作频率20.228 MHz
最高工作温度125 °C
最低工作温度-55 °C
物理尺寸5mm x 3.2mm x 0.85mm
串联电阻40 Ω
表面贴装YES
端子面层Gold (Au) - with Nickel (Ni) barrier
在MSP432 LaunchPad上运行MicroPython
[i=s] 本帖最后由 dcexpert 于 2016-10-1 00:52 编辑 [/i][font=Tahoma, Helvetica, SimSun, sans-serif]首先需要下载国外网友BonifaceBassey移植的[/font][font=Tahoma, Helvetica, SimSun, sans-serif][url=https://github.com/Boniface...
dcexpert MicroPython开源版块
申请开发板
申请!...
slpsnoopy NXP MCU
关于内部信号走全局时钟网络的问题
各位大侠好,我现在有个问题没搞清楚,请教下.FPGA产生的一个内部频率信号怎么走全局时钟网,我目前是例化了这样一个代码,clk0是内部逻辑分频产生的信号BUFG myclock(.I(clk0),.O(clk1));想让clk1布局布线的时候走全局时钟网,但是貌似没有实现,请问是不是还少什么东西?求高手指点。。。...
一丝执念 FPGA/CPLD
求组团队
各位刚出学校或者还在学校,缺少经验或者想锻炼巩固自己能力的伙伴们,我想组织个团队,一起合作承接外包项目,希望有一定的能力,在南京方便交流。上班的你们正常上班,利用下班时间拼力奋斗,互相交流,完成客户满意,自己骄傲的作品。熟悉,精通FPGA,dsp,STm32,MSP430,嵌入式等常用工具平台一种或多种,,当然,最后的希望是大家都能融会贯通。这是我目前强烈的“冲动”,非常渴望有这样一群伙伴加入我。...
aiwings 综合技术交流
嵌入式无线模块
老大布置要做嵌入式(arm)系统wlan,不知道有哪家的无线模块做的好?,紧急啊!...
houyb 嵌入式系统
LCD的显示问题
我用的5*8的点阵想显示自定义字符,我不知道怎么把自定义的字符写入CGRAM。我用的单片机是PIC18F4520LCD是:LMB202DDC。请知道的指点一下!!...
陈丽 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 184  235  625  896  1575 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved