电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

8133-431-3212-05

产品描述D Subminiature Connector, 25 Contact(s), Female and Male, Solder Terminal, Receptacle-plug
产品类别连接器    连接器   
文件大小368KB,共2页
制造商E Connector Solutions
下载文档 详细参数 全文预览

8133-431-3212-05概述

D Subminiature Connector, 25 Contact(s), Female and Male, Solder Terminal, Receptacle-plug

8133-431-3212-05规格参数

参数名称属性值
Objectid1921563472
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性OTHER STACKING CONNECTOR: 25 CONTACTS, 3/B SHELL SIZE
板上安装选件BOARD LOCK
主体宽度1.394 inch
主体深度0.77 inch
主体长度2.091 inch
主体/外壳类型RECEPTACLE-PLUG
连接器类型D SUBMINIATURE CONNECTOR
触点性别FEMALE AND MALE
触点模式STAGGERED
触点电阻20 mΩ
触点样式RND PIN-SKT
DIN 符合性NO
介电耐压2100VAC V
空壳NO
滤波功能NO
IEC 符合性NO
绝缘电阻1000000000 Ω
绝缘体颜色BLACK
绝缘体材料GLASS FILLED POLYBUTYLENE TEREPHTHALATE/POLYESTER
MIL 符合性NO
插接触点节距0.109 inch
匹配触点行间距0.112 inch
插接信息MULTIPLE MATING PARTS AVAILABLE
混合触点NO
安装选项1#4-40
安装选项2THREADED HOLE
安装方式RIGHT ANGLE
安装类型BOARD AND PANEL
连接器数TWO
PCB行数2+2
装载的行数2+2
选件GENERAL PURPOSE
PCB接触模式STAGGERED
PCB触点行间距2.84/3.92 mm
电镀厚度FLASH inch
额定电流(信号)3 A
参考标准CUL; UL
外壳面层NICKEL
外壳材料STEEL
外壳尺寸3/B
端子长度0.126 inch
端子节距2.77 mm
端接类型SOLDER
触点总数50
UL 易燃性代码94V-0
PCB走线与过孔的电流承载能力
[i=s] 本帖最后由 qwqwqw2088 于 2020-9-28 08:25 编辑 [/i]简介:使用FR4敷铜板PCBA上各个器件之间的电气连接是通过其各层敷着的铜箔走线和过孔来实现的。由于不同产品、不同模块电流大小不同,为实现各个功能,设计人员需要知道所设计的走线和过孔能否承载相应的电流,以实现产品的功能,防止过流时产品烧毁。文中介绍设计和测试FR4敷铜板上走线和过孔的电流承载能力的方案和...
qwqwqw2088 PCB设计
12864
16824的资料...
wzszzxj 单片机
请问下面的这个电路图出自什么文章或者有无被申请专利啊?
请问下面的这个电路图出自什么文章或者有无被申请专利啊?[img]http://www.dataweek.co.za/Articles/Dataweek%20-%20Published%20by%20Technews/dw3181b.png[/img]...
duowenti PCB设计
关于28377d双核仿真与CLA仿真经验
由于28377D有两个CPU和两个CLA,仿真起来会比较麻烦。记录下仿真时候的操作。在进行CPU2仿真时,因为CPU2是通过CPU1来启动的,CPU1中需设置CPU2启动模式,先把.out烧入至CPU1,连接CPU2烧入.out,先run CPU2 再run CPU1,这时还不能正常仿真,reset CPU1(reset CPU restart)再run CPU1, CPU1可以仿真跑了, 然后r...
Aguilera 微控制器 MCU
DDR3 的参考时钟问题
[color=#000000]采用DDR3 SDRAM Controller with UniPHY来控制DDR3,FPGA为stratix IV EP4SGX系列[/color][color=#000]1.Memory clock frequency 520MHz2.设定[/color][font=Calibri][color=#000]PLL[/color][/font][color=#000...
xiaoganer FPGA/CPLD
vivado实现报错,求助
小弟我在做一个ip核,实现时一直在报XXX is not placed,如图:这是个常见问题吗?求指点:congratulate:...
zrqldg FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 280  468  783  879  1692 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved