电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP1G374GM,132

产品描述74AUP1G374 - Low-power D-type flip-flop; positive-edge trigger; 3-state SON 6-Pin
产品类别逻辑    逻辑   
文件大小815KB,共23页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74AUP1G374GM,132概述

74AUP1G374 - Low-power D-type flip-flop; positive-edge trigger; 3-state SON 6-Pin

74AUP1G374GM,132规格参数

参数名称属性值
Brand NameNexperi
零件包装代码SON
包装说明VSON,
针数6
制造商包装代码SOT886
Reach Compliance Codecompli
系列AUP/ULP/V
JESD-30 代码R-PDSO-N6
JESD-609代码e3
长度1.45 mm
逻辑集成电路类型D FLIP-FLOP
湿度敏感等级1
位数1
功能数量1
端子数量6
最高工作温度125 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度)260
传播延迟(tpd)21.6 ns
认证状态Not Qualified
座面最大高度0.5 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式NO LEAD
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度1 mm
最小 fmax360 MHz
Base Number Matches1

文档预览

下载PDF文档
74AUP1G374
Low-power D-type flip-flop; positive-edge trigger; 3-state
Rev. 8 — 29 November 2012
Product data sheet
1. General description
The 74AUP1G374 provides the single D-type flip-flop with 3-state output. The flip-flop will
store the state of data input (D) that meet the set-up and hold times requirements on the
LOW-to-HIGH CP transition. When pin OE is LOW, the contents of the flip-flop is available
at the (Q) output. When pin OE is HIGH, the output goes to the high-impedance
OFF-state. Operation of input pin OE does not affect the state of the flip-flop.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V. This device ensures a very low
static and dynamic power consumption across the entire V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
.
The I
OFF
circuitry disables the output, preventing the damaging backflow current through
the device when it is powered down.
2. Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A. Exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9
A
(maximum)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial Power-down mode operation
Multiple package options
Specified from
40 C
to +85
C
and
40 C
to +125
C

74AUP1G374GM,132相似产品对比

74AUP1G374GM,132 74AUP1G374GN,132 74AUP1G374GS,132 74AUP1G374GM,115
描述 74AUP1G374 - Low-power D-type flip-flop; positive-edge trigger; 3-state SON 6-Pin IC FF D-TYPE SNGL 1BIT 6XSON IC FF D-TYPE SNGL 1BIT 6XSON 74AUP1G374 - Low-power D-type flip-flop; positive-edge trigger; 3-state SON 6-Pin
Brand Name Nexperi Nexperia Nexperia Nexperia
包装说明 VSON, SON, VSON, VSON,
制造商包装代码 SOT886 SOT1115 SOT1202 SOT886
Reach Compliance Code compli compliant compliant compliant
系列 AUP/ULP/V AUP/ULP/V AUP/ULP/V AUP/ULP/V
JESD-30 代码 R-PDSO-N6 R-PDSO-N6 S-PDSO-N6 R-PDSO-N6
JESD-609代码 e3 e3 e3 e3
长度 1.45 mm 1 mm 1 mm 1.45 mm
逻辑集成电路类型 D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP
湿度敏感等级 1 1 1 1
位数 1 1 1 1
功能数量 1 1 1 1
端子数量 6 6 6 6
最高工作温度 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C
输出特性 3-STATE 3-STATE 3-STATE 3-STATE
输出极性 TRUE TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 VSON SON VSON VSON
封装形状 RECTANGULAR RECTANGULAR SQUARE RECTANGULAR
封装形式 SMALL OUTLINE, VERY THIN PROFILE SMALL OUTLINE SMALL OUTLINE, VERY THIN PROFILE SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度) 260 NOT SPECIFIED NOT SPECIFIED 260
传播延迟(tpd) 21.6 ns 21.6 ns 21.6 ns 21.6 ns
座面最大高度 0.5 mm 0.35 mm 0.35 mm 0.5 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 0.8 V 0.8 V 0.8 V 0.8 V
标称供电电压 (Vsup) 1.1 V 1.1 V 1.1 V 1.2 V
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子面层 Tin (Sn) Tin (Sn) Tin (Sn) Tin (Sn)
端子形式 NO LEAD NO LEAD NO LEAD NO LEAD
端子节距 0.5 mm 0.3 mm 0.35 mm 0.5 mm
端子位置 DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 30 NOT SPECIFIED NOT SPECIFIED 30
触发器类型 POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE
宽度 1 mm 0.9 mm 1 mm 1 mm
最小 fmax 360 MHz 360 MHz 360 MHz 360 MHz
零件包装代码 SON SON - SON
针数 6 6 - 6
厂商名称 - Nexperia Nexperia Nexperia
弄过AUDIO的进来
小弟最近在弄AUDIO 里面的mixer。。我的音频驱动模型是wavedev2.但是我把mixerdrv整到里面去了什么都没有发生。。。8K采样的文件透传到底下也没有变成44.1K.就是什么反应都没有。。。 我试着去 ......
swallowyl 嵌入式系统
【藏书阁】GPS应用程序设计
目录 〖目录〗 前言 第一章 绪论 1.1 GPS发展历史 1.2 GPS的组成 1.2.1 GPS卫星 1.2.2 地面支撑系统 1.2.3 用户接收机 1.3 GPS信号结构 1.3.1 C/A码 1.3.2 P码 1.4 GPS ......
wzt DSP 与 ARM 处理器
电流源这样接什么意思
89753只查到两个端子的标志,有种3-terminal adjustable current source, 但是用外接电阻控制电流的,这里没这么用,感觉也不是一回事.工作过程是通过S2开关Calibration消除Offset,借鉴correlate ......
jelly_bessie 模拟电子
ALTIUM DESIGNER布线时可以这样吗(从穿透式焊盘到表贴式焊盘直接连接)图中蓝色走线
ALTIUM DESIGNER 布线时可以这]样吗(从穿透式焊盘到表贴式焊盘直接连接)蓝色走线处C:\Users\chenjinlong\Desktop[/img...
ee_chen PCB设计
micropython更新:2020.8
8月的更新有点少,不知道是否受到其它事情影响 extmod/uasyncio: Truncate negative sleeps to 0. tests/extmod: Add test for uasyncio.sleep of a negative time. py/runtime: ......
dcexpert MicroPython开源版块
嵌入式SNMP age 的设计与实现
随着网络设备的广泛应用,对网络管理的需求也变得日益复杂。如何满足管理需要,以保证网络的稳定性、实现网络故障的恢复和避免网络拥塞,已成为一个重要议题。该设计方式可应用于网络设备上的+, ......
frozenviolet 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1775  619  1020  2526  741  53  15  42  31  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved