电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB104M000DGR

产品描述LVDS Output Clock Oscillator, 104MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB104M000DGR概述

LVDS Output Clock Oscillator, 104MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB104M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率104 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
pcb覆不同形状的铜;
请问大家有谁知道,PCB板覆圆形的铜,怎么办? ...
钟运飞 PCB设计
招聘 mbse兼职培训讲师
招聘 mbse兼职培训讲师 短周期的培训,可周末。如您想挣点外块,积累资源,充实生活,请联系我。 要求: ①有二年以上实际项目经历,表达能力较好 ②逻辑性强,表达能力强,口齿 ......
zkxr20 求职招聘
【二手书】《手把手教你学DSP-基于TMS320X281x》
134677 原因:这些书是我同学的,他们学完了,也考完试了,就丢一边吃灰,我觉得可惜,我想收购他们的书卖给需要的朋友。 新旧程度:8成+少量记号但不影响阅读 数量:若干 价格:原价: ......
qinkaiabc 淘e淘
【沁恒试用】CH559开发环境搭建
首先感谢沁恒以及EEWORLD能提供这样这样子的一个机会。 然后就是对于我拖到现在才发出来感到抱歉。 下面进入正题 我们首先打开WCH的官网,下载CH559相关的文档以及工具。 从技术手册中可以 ......
Linser 国产芯片交流
晒晒学校买的3D打印机,,
3台makerbot R2,高端大气上档次有木有,这下实验室有镇宅之物了 正好以前学了点PROE也可以派上用场了,, 抓紧时间画图去了,不打白不打,,,, 138339 138340 138344...
石玉 聊聊、笑笑、闹闹
twentyone,可否为大家再造福一次--STR7ISP
twentyone,可否为大家再造福一次,把STR7的ISP也加到你的H-Flash里去....
push stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 992  1065  164  1301  57  28  46  38  56  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved