电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

C052102ZCG2LF

产品描述BUSSED C NETWORK, 25V, C0G, 0.001uF, THROUGH HOLE MOUNT, SIP-5, SIP, ROHS COMPLIANT
产品类别无源元件    电容器   
文件大小94KB,共3页
制造商TT Electronics
标准  
下载文档 详细参数 全文预览

C052102ZCG2LF概述

BUSSED C NETWORK, 25V, C0G, 0.001uF, THROUGH HOLE MOUNT, SIP-5, SIP, ROHS COMPLIANT

C052102ZCG2LF规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Objectid1250642828
包装说明SIP,
Reach Compliance Codecompliant
ECCN代码EAR99
电容0.001 µF
电容器类型ARRAY/NETWORK CAPACITOR
长度13.97 mm
安装特点THROUGH HOLE MOUNT
负容差20%
网络类型BUSSED C NETWORK
元件数量4
功能数量1
端子数量5
最高工作温度125 °C
最低工作温度-55 °C
封装代码SIP
封装形状RECTANGULAR PACKAGE
正容差80%
额定(直流)电压(URdc)25 V
座面最大高度7.62 mm
表面贴装NO
温度特性代码C0G
温度系数30ppm/Cel ppm/°C
端子节距2.54 mm
端子形状FLAT
宽度3.3 mm

文档预览

下载PDF文档
Single-In-Line Conformal
Coated Capacitor Networks
C Series
·
·
Isolated or bussed circuits
4 to 14 Leads
Electrical
Rated Voltage
Capacitance Range
Tolerance
Temperature Coefficient
(% of Change)
Operating Temperature Range
J Tol.
±5%
K Tol.
±10%
M Tol.
±20%
25Vdc, 50Vdc, 100Vdc
10pF to 1μF (Custom 2.2pF to 10pF max.)
Z Tol.
+80% to -20%
Refer to Dielectric Table
CG & X7R: -55°C to +125°C
Y5V: -30°C to +85°C
Dielectric Table
Dielectric
X7R
Y5V
CG (NPO)
Specifications subject to change without notice.
Characteristics
±15% (-55 to +125°C)
+22% to -82% (-30 to +85°C)
±30ppm/°C
Values
1000pF to 1μF
100nF to 1μF
100pF to 1μF
General Note
TT electronics reserves the right to make changes in product specification without notice or liability.
All information is subject to TT electronics’ own data and is considered accurate at time of going to print.
www.bitechnologies.com www.irctt.com www.welwyn-tt.com
© TT electronics plc
03.12
DDR3 IP核例化求指导
原理图上有3个DDR3颗粒,其中两个输出16位数据,余下的一个输出8位数据。这3个DDR3是共用地址线还有控制信号。 想知道在例化的时候应该怎么设置,特别是数据位。我这里用的是Altera DDR3 IP c ......
robertslyh FPGA/CPLD
步进电机!!!!!!!!!!!!
步进电机!!!!!!!!!!!!!!!!!!!!1...
YYWEI 单片机
[HPM-DIY]伪3D游戏doom移植到hpm6750
《毁灭战士4》(《DOOM》)是id Software制作、Bethesda公司发行的一款第一人称射击类游戏,在PS4、XBOXONE、PC、Nintendo Switch上发售。2016年12月2日,该作品获得TGA 2016最佳配乐、声效、最 ......
RCSN 国产芯片交流
xilinx加载后如何复位?
xilinx的FPGA比如spartan3如何实现程序加载后自己复位,即将整个FPGA的寄存器赋初始值?即顶层模块的复位输入rst,加载后是低,一段时间后自动起来查了下,貌似有个原语操作,可以实现此功能...
eeleader-mcu FPGA/CPLD
使用IP4_ADDR(ipaddr, a,b,c,d)出现无效声明
使用LWIP中RAW API接口编程,在设置本地IP时,出现如下错误: 611211 611210611207 请问是我使用格式有问题吗?应该怎么修改呢? ...
荔枝星球宇航员 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1304  621  2650  1919  498  27  13  54  39  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved