电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CD-700LACGGB-13.000

产品描述PHASE LOCKED LOOP, CQCC16, HERMETIC SEALED, CERAMIC, SMD-16
产品类别模拟混合信号IC    信号电路   
文件大小147KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

CD-700LACGGB-13.000概述

PHASE LOCKED LOOP, CQCC16, HERMETIC SEALED, CERAMIC, SMD-16

CD-700LACGGB-13.000规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
零件包装代码SOIC
包装说明QCCN,
针数16
Reach Compliance Codecompli
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CQCC-N16
JESD-609代码e4
长度7.49 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码QCCN
封装形状RECTANGULAR
封装形式CHIP CARRIER
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度2.13 mm
最大供电电压 (Vsup)3.63 V
最小供电电压 (Vsup)2.97 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级COMMERCIAL
端子面层GOLD OVER NICKEL
端子形式NO LEAD
端子节距1.02 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度5.08 mm
Base Number Matches1

文档预览

下载PDF文档
CD-700
Complete VCXO Based Phase Lock Loop
Features
5 x 7.5 x 2 mm, smallest VCXO PLL available
Output Frequencies to 65.536 MHz
5.0 or 3.3 Vdc operation
Tri-State Output
Loss of Signal Alarm
VCXO with CMOS outputs
0/70 or –40/85
°C
temperature range
Hermetically sealed ceramic SMD package
Applications
Frequency Translation
Clock Smoothing, Clock Switching
NRZ Clock recovery
LOS
(8)
PHO OPN
(3)
(2)
OPOUT
(1)
VC
(16)
LOSIN
(4)
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
Low jitter PLL’s
DATAIN
(5)
CLKIN
(6)
VCXO
Phase
Detector
and LOS
OP-Amp
OUT1
(13)
Description
Optional
n
2 Divider
OUT2
(11)
RCLK RDATA
(9)
(10)
OPP
(15)
GND
(7)
VDD
(14)
HIZ
(12)
The VI CD-700 is a user-configurable crystal
based PLL integrated circuit. It includes a digital
phase detector, op-amp, VCXO and additional
integrated functions for use in digital
synchronization applications. Loop filter software
is available as well SPICE models for circuit
simulation.
Figure 1. CD-700 Block Diagram
Vectron International 166 Glover Avenue, Norwalk CT 06856-5160
Tel:1-88-VECTRON-1
e-mail: vectron@vectron.com
嵌入式系统如何与计算机通过以太网连接
本人在利用DM642EVM上设计了一个算法,想通过网口将计算结果传给计算机,EVM上发送的是标准的IP包,请问计算机端如何接收,请各位高手指点...
jason_zzh 嵌入式系统
设置提醒的建议
我跟帖,要是有人回复了我,或者我自己发的帖子有新的回复,我希望能得到有一个提醒,这样子会好一些...
kobe1941 为我们提建议&公告
基于BB及FPGA的高速数据采集及DDS信号发生
...
黑非拉 DSP 与 ARM 处理器
欢迎大家踊跃讨论Soc设计
Soc设计带来的设计方法和EDA工具的变革是非常深远的。欢迎各位一起讨关于Soc设计,可以发表个人观点,自己的文章,经验,提出问题一起谈论等等。...
ys3663391 FPGA/CPLD
能不能发点关于DVB的
能不能多发点关于DVB信道解码和RF处理方面的知识呀!...
lutu1025 嵌入式系统
LPC1114 和 1343
问下很多库文件,我改一下关联之后就可以用了么,貌似BUILD没有报错和警告。 因为有个LPC1343的帖子很好,也有很多比如WDT.H WDT.C 的文件,里面INCLUDE 的 LPC1343.H的我直接改了1114可以用吗 ......
zgl198905 NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 471  442  2641  1212  476  25  27  22  32  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved