电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TATHB20.000/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TATHB20.000/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TATHB20.000/20.000规格参数

参数名称属性值
Objectid106653746
包装说明,
Reach Compliance Codeunknown

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2

推荐资源

iq格式问题
最近被_iq弄得有点迷糊,还求前辈指点指点。有如下代码:#ifndef GLOBAL_Q #define GLOBAL_Q 24 #endif #define OFFSET (_IQ12(0.05)) _iq x; _iq m; _iq y; x =(_iq)ADC_ ......
喜鹊王子 DSP 与 ARM 处理器
关于FMD驱动是否需要互斥的讨论??
我发现很多NAND驱动中,对FMD_WriteSector等函数都没有加个CriticalSection进行互斥处理,我个人理解这样可能会导致对NAND控制器操作的混乱,尤其是如果某个驱动直接使用了FMD_xxx函数的情况,不知 ......
oliver22414 嵌入式系统
stm32 printf函数实现方法
一、对工程属性进行配置,详细步骤如下 1、首先要在你的main 文件中 包含“stdio.h” (标准输入输出头文件)。 2、在main文件中重定义函数 如下: // 发送数据 int fputc(int ch, ......
飓风狂飙 stm32/stm8
想学一下51,希望各位能推荐一款开发板,谢谢。
想学一下51,希望各位能推荐一款开发板,谢谢。...
272464817 嵌入式系统
[KW41Z]光剑 总算把电源IC确定了
选这个电源芯片走了不少弯路今天才算把这颗电源IC给确定了 开始看到买来的光剑里使用了TC6291 DC-DC芯片在淘宝上一搜有卖就准备用这个 用到3.3uH电感和二极管在另一家买的303884为了省运费TC6 ......
littleshrimp NXP MCU
电源旁路——SPICE 仿真与现实的差距
本帖最后由 dontium 于 2015-1-23 12:42 编辑 文章摘要: 最近,在我们的高精度放大器 E2E 论坛上我看到了一个问题,并附上了一幅 SPICE 仿真原理图。它是一个运算放大器电路,问题的重点是这 ......
德州仪器 模拟与混合信号

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2652  1234  981  474  33  54  25  20  10  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved