电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1257M00BGR

产品描述LVPECL Output Clock Oscillator, 1257MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB1257M00BGR概述

LVPECL Output Clock Oscillator, 1257MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1257M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknow
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1257 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
小白求教msp430g2553放音乐
各位大神,小白求一个msp430放音乐的程序,谢谢啦 ...
wcp 微控制器 MCU
【求助】大家帮忙看下我的HID源码工程为啥只能单向传输
附件是我的工程源码,我想实现USB HID的双向传输,建立了两个端点,EP1和EP2,现在PC用BusHound发给STM32能收到,但是反过来发送不行,大家帮忙看下我的源码有啥问题 USB_HID.rar (1.34 MB)...
brucezhang stm32/stm8
MSP430测频率问题
各位大神,帮我看一下这个程序,是用MSP430X2619测频率的,但是总显示不了一个确定值,检查程序的时候说Cyc是一个不可利用的值,我是一个新手,对这些不太熟悉,请大神们帮帮忙。万分感谢! vo ......
零度以下 微控制器 MCU
分享逻辑分析仪的DIY资料,方便大家制作
前不久做了个逻辑分析仪,看打有的同学比较感兴趣,就把制作资料全部共享出来,方便大家DIY 原理图 109589 PCB文件----画的不好,见笑 109588 封装库文件一并送上 109590 ......
shower.xu DIY/开源硬件专区
【NXP Rapid IoT评测】+ 我的评测总结
本帖最后由 hujj 于 2019-1-21 09:33 编辑 从12月28日收到快递,到今天正好是24天,若从开始下载相关资料学习了解算起则差不多一个月了。在这期间,差不多有一半的时间是用在连接套件和 ......
hujj 无线连接
Keil中建立CM3工程求助!!!
我用的是周立功EasyARM1138开发板,给的所有例程是在IAR5.11环境下。 请问有没有人会在keil环境下用Luminary给的驱动库建工程,能否给一个小例子,比如说点亮LED。??? 急!!...
cjqhyy 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 569  2196  2266  1038  1769  19  20  22  16  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved