电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

52S-10451

产品描述Active Delay Line, 1-Func, 10-Tap, True Output, PDSO14, LOW PROFILE, PLASTIC, SMT-14
产品类别逻辑    逻辑   
文件大小77KB,共3页
制造商C&D
下载文档 详细参数 全文预览

52S-10451概述

Active Delay Line, 1-Func, 10-Tap, True Output, PDSO14, LOW PROFILE, PLASTIC, SMT-14

52S-10451规格参数

参数名称属性值
零件包装代码SOIC
包装说明SOP,
针数14
Reach Compliance Codeunknow
JESD-30 代码R-PDSO-G14
长度19.94 mm
逻辑集成电路类型ACTIVE DELAY LINE
功能数量1
抽头/阶步数10
端子数量14
最高工作温度70 °C
最低工作温度
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
可编程延迟线NO
认证状态Not Qualified
座面最大高度7.87 mm
最大供电电压 (Vsup)5.25 V
最小供电电压 (Vsup)4.75 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式GULL WING
端子节距2.54 mm
端子位置DUAL
总延迟标称(td)450 ns
Base Number Matches1
【TI首届低功耗设计大赛】使用IAR以及430的库搭建环境时出现的问题求助
本帖最后由 neehamwu 于 2014-9-30 16:54 编辑 拿到金刚狼的板子真的很兴奋,以前玩过一段时间的MSP430F5324,由于是菜鸟一枚,只能先上论坛汲取营养,看看datasheet,然后就是动手,试了一 ......
neehamwu 微控制器 MCU
EEWORLD大学堂----FPGA课程基础(英特尔官方FPGA教程系列)
FPGA课程基础(英特尔官方FPGA教程系列):https://training.eeworld.com.cn/course/5558该系列课程源自英特尔FPGA在线培训课程,主要讲述FPGA基础知识。通过学习本课程可更好的掌握FPGA基础。...
Lemontree FPGA/CPLD
等离子刻蚀
等离子体刻蚀(也称干法刻蚀)是集成电路制造中的关键工艺之一,其目的是完整地将掩膜图形复制到硅片表面,其范围涵盖前端CMOS栅极(Gate)大小的控制,以及后端金属铝的刻蚀及Via和Trench的刻 ......
dongfangguo PCB设计
LED驱动电路
一般LED用恒流驱动电路比较好,现在我想用电压去控制通过LED的电流从而控制LED的发光强度,正在找有没有合适的电路,,但是我不确定这种方法是否可行 ...
井子92 LED专区
问香水城,STM32的I2C可不可直接挂5V器件。
香水城,最近一个仪表的案子选用了STM32F101VBT6芯片,遇到一些问题。1.STM32的I2C可不可直接挂5V器件,要求工作在400K?2.外部高频和低频晶体不串390欧电阻、并接1M电阻可以可靠工作吗?3 ......
lordor stm32/stm8
滤波
如何更好的滤除电压信号中的毛刺,除了RC一阶滤波之外还有别的吗?...
yjy1996 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2753  480  1443  1538  2398  23  18  49  37  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved