电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA973M000BGR

产品描述LVPECL Output Clock Oscillator, 973MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA973M000BGR概述

LVPECL Output Clock Oscillator, 973MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA973M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率973 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
上传一些我收集的步进电机驱动芯片手册
常用的步进电机驱动芯片手册。 186446 186447 186448 186449 186450 186451 186452 186453 186454 186455 186456 186457 186458 186459 186460 ...
yu_studio 下载中心专版
C语言降龙十八掌——第一掌 main函数不简单
几乎每个电类工科学生大学都学过C语言程序设计,几乎每所大学的C语言程序设计的教材都离不开谭浩强教授的《C程序设计》这本经典著作。《C程序设计》开篇就提到,操作系统下,一个独立C程序的总 ......
richiefang 编程基础
共享一个FPGA设计交流高级群
FPGA设计交流高级群:81691371.大家来一起交流啊!...
unbj FPGA/CPLD
IAR FOR AVR5.11b 无法识别iom128.h里的定义.
IAR FOR AVR5.11b 无法识别iom128.h里的定义./* ADC Multiplexer Selection Register */ #define REFS1 7 这个在iom128.h中已经定义,但是我在.c文件还要重新 #define REFS1 7 ......
499362154 Microchip MCU
读英特尔首席架构够工程师有感。
目前中国、中国公司都是很浮躁。急功近利!个人觉得无论我们中国的公司、公司的技术人员以及各行各业的人都应该像江宏说的这样: 在英特尔工作十四年才有今天成绩的江宏,不厌其烦地强调在这 ......
eeleader 工作这点儿事
论坛怎么突然被挂上广告了?
用的chrome,一直都是通过收藏夹进的论坛,今天白天还没有,现在突然被挂上广告了 通过审查元素可以看到网页的代码里有:的字样...
anqi90 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2550  967  1854  968  2098  3  50  54  20  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved