电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

500P24W153MM4C

产品描述Ceramic Capacitor, Ceramic, 50V, 20% +Tol, 20% -Tol, X7R, -/+15ppm/Cel TC, 0.015uF, 3944,
产品类别无源元件    电容器   
文件大小836KB,共6页
制造商Johanson Dielectrics
下载文档 详细参数 全文预览

500P24W153MM4C概述

Ceramic Capacitor, Ceramic, 50V, 20% +Tol, 20% -Tol, X7R, -/+15ppm/Cel TC, 0.015uF, 3944,

500P24W153MM4C规格参数

参数名称属性值
Objectid864377920
包装说明, 3944
Reach Compliance Codecompliant
ECCN代码EAR99
YTEOL6.5
电容0.015 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度8.89 mm
JESD-609代码e0
长度9.843 mm
负容差20%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形式SMT
正容差20%
额定(直流)电压(URdc)50 V
系列P(SMT)
尺寸代码3944
温度特性代码X7R
温度系数15% ppm/°C
端子面层Tin/Lead (Sn60Pb40)
宽度11.176 mm
今天安装modelsim-altera6.6d 发现的一个问题
估计是不支持中文造成的,问题描述如下:安装后自动生成的桌面快捷方式打开modelsim后 如果你想关闭会出现个错误 can't read "map(桌)": 关闭不了 只能用 ......
longhaozheng FPGA/CPLD
电子工程师的薪资待遇怎么样?
本次调查仅针对电子工程师,看看大家每天顶着巨大工作压力,你尽心尽力的为老板做事,看看老板又是怎么对待我们同行业同事的。大家来说说吧。...
ningxi LED专区
DFT/IDFT Reference Design
Introduction The DFT reference design performs a discrete Fourier transform (DFT) or an inverse DFT (IDFT) of a complex input sequence and produces a complex output sequence. Th ......
xiaoxin1 FPGA/CPLD
有人用过的加法器和FIFO实现累加器么?
用浮点数的加法器IP核和FIFO实现累加器的运算,因为加法器有延时,导致从fifo中读取的值和输入的值不同时到达加法器的两端,而且控制fifo的读写也有问题,有哪个大神知道应该怎么做么?239452 ......
huangfujing FPGA/CPLD
最新电工实用经典线路范例
最新电工实用经典线路范例...
wangwei20060608 无线连接
蓝牙技术运用于无线数据采集
1.首先了解此开发套件的相关功能 2.将此套间与现有传感器相结合 3.用笔记本采集传感器数据...
allan0508 无线连接

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1568  1680  2579  2729  599  32  34  52  55  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved