电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB804M000DGR

产品描述LVDS Output Clock Oscillator, 804MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SB804M000DGR概述

LVDS Output Clock Oscillator, 804MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB804M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknow
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率804 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
视频服务器常用重要附属功能
关键字:视频服务器 面对琳琅满目的基于MPEG-4/H.264等多种压缩算法的视频服务器,该如何选择呢?这里我们主要是根据功能需求来选择合适的产品。 首先,要明白需要视频服务器来 ......
gzycxfj 消费电子
有没有放大十万倍的电路将100纳安的电流放大,用三极管做
有没有放大十万倍的电路将100纳安的电流放大,用三极管做...
boofeng2002 模拟电子
关于CAN通讯中断
本程序基于LM3S5K31 #include "config.h"#include "can_deal.h"#include "serial_com.h"/**/tCANMsgObject g_MsgObjectRx; // CAN接收报文对象设置tCANMsgObjec ......
benbending 微控制器 MCU
cc3200读取变量内存有错
Cortex_M4_0: Trouble Reading Memory Block at 0x20030000 on Page 0 of Length 0x4: Debug Port error occurred....
wangtuzi1888 无线连接
东方红三号通信卫星转发器
八十年代,世界各国包括中国等国家和地区建立起国内卫星通信系统。中国在1989年对国内卫星通信进行了规划,确定在“七五”期间将卫星通信和卫星广播作为重点发展目标。...
JasonYoo 无线连接
第一次写驱动程序,无法读写硬件,请高手指点!
我把周立功的实验教材上的流接口驱动程序的例子进行了修改,加入了写硬件的部分,但是驱动程序无法读写硬件,请高手帮我分析一下。 测试程序中只用到了写函数,,目的是往硬件里写数据,从串口 ......
wscjh 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1524  2824  2529  710  1994  27  50  15  9  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved