电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V58C2512804SBE6I

产品描述DRAM
产品类别存储    存储   
文件大小927KB,共61页
制造商ProMOS Technologies Inc
下载文档 详细参数 全文预览

V58C2512804SBE6I概述

DRAM

V58C2512804SBE6I规格参数

参数名称属性值
Objectid112943436
包装说明,
Reach Compliance Codecompliant
ECCN代码EAR99

文档预览

下载PDF文档
V58C2512(804/404/164)SB*I
512 Mbit DDR SDRAM, INDUSTRIAL TEMPERATURE
4 BANKS X 16Mbit X 8 (804)
4 BANKS X 32Mbit X 4 (404)
4 BANKS X 8Mbit X 16 (164)
5
DDR400
Clock Cycle Time (t
CK2.5
)
Clock Cycle Time (t
CK3
)
System Frequency (f
CK max
)
6ns
5ns
200 MHz
6
DDR333
6ns
-
166 MHz
75
DDR266
7.5ns
-
133 MHz
Features
High speed data transfer rates with system frequency
up to 200MHz
Data Mask for Write Control
Four Banks controlled by BA0 & BA1
Programmable CAS Latency: 2.5, 3
Programmable Wrap Sequence: Sequential
or Interleave
Programmable Burst Length:
2, 4, 8 for Sequential Type
2, 4, 8 for Interleave Type
Automatic and Controlled Precharge Command
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 8192 cycles/64 ms
Available in 60 Ball FBGA AND 66 Pin TSOP II
SSTL-2 Compatible I/Os
Double Data Rate (DDR)
Bidirectional Data Strobe (DQS) for input and output
data, active on both edges
On-Chip DLL aligns DQ and DQs transitions with CK
transitions
Differential clock inputs CK and CK
Power Supply 2.5V ± 0.2V
Power Supply 2.6V ± 0.1V for DDR400
tRAS lockout supported
Concurrent auto precharge option is supported
Industrial Temp (TA): -40C to +85C
*Note:
(-5) Supports PC3200 module with 3-3-3 timing
(-6) Supports PC2700 module with 2.5-3-3 timing
(-75) Supports PC2100 module with 2.5-3-3 timing
Description
The V58C2512(804/404/164)SB*I is a four bank DDR
DRAM organized as 4 banks x 16Mbit x 8 (804), 4 banks x
32Mbit x 4 (404), 4 banks x 8Mbit x 16 (164). The
V58C2512(804/404/164)SB*I achieves high speed data
transfer rates by employing a chip architecture that
prefetches multiple bits and then synchronizes the output
data to a system clock.
All of the control, address, circuits are synchronized
with the positive edge of an externally supplied clock. I/O
transactions are occurring on both edges of DQS.
Operating the four memory banks in an interleaved
fashion allows random access operation to occur at a
higher rate than is possible with standard DRAMs. A se-
quential and gapless data rate is possible depending on
burst length, CAS latency and speed grade of the device.
Device Usage Chart
Operating
Temperature
Range
-40°C to +85°C
Package Outline
JEDEC 66 TSOP II
60 FBGA
CK Cycle Time (ns)
-5
Power
Std.
-6
-75
L
Temperature
Mark
I
V58C2512(804/404/164)SB*I Rev.1.4 March 2007
1
2015年终总结
本帖最后由 lzwml 于 2016-1-1 00:05 编辑 看看自己这一年发的帖子,在3月到8月恰好是空白的? 唯一有点看点的帖子就是刚发的 《stm32防逆向工程注册机制,暨2015-2016跨年帖》 https://b ......
lzwml 聊聊、笑笑、闹闹
【MSP430共享】智能测试仪器和系统中Modbus协议的实现
Modbus协议适用于主从式终端- 服务器构架的智能仪器,它是一种在工业环境中应用广泛的通信协议。文章基于Mo dbus通信协议研究一种嵌入式数据传输仪表,仪表以MSP430 微处理器为中央控制单元,通过R ......
鑫海宝贝 微控制器 MCU
Protel99se与Cadence之间网表传递的方法有多少种?
最近要做一块板子,给的网表是Protel99se的,如何转换后Cadence能使用?请教一下大家...
hostmkmk PCB设计
标准输出重定向问题
板卡有一个网口,一个串口, 用串口进行消息通讯,用网口输出日志.printf输出日志到标准输出设备,但是日志老是会发到串口,造成消息错乱.用ioTaskStdSet 和ioGlobalStdSet 试了几个设备后都不行...
zhouy0818 嵌入式系统
求助后的总结报告
正确而简单地说应该使用静态类成员的指针而非指向类成员的指针 正如John_Lee所述的两个方法的分析,后者确实把简单问题复杂话了. 因为静态类成员是属于该类的全局对象和函数,它的指针是普通 ......
黑衣人 单片机
从未进入接收中断,接收中断数组寄存器里居然有数值
我设置了一个断电在接收中断,从程序运行一开始就在断电等他,可惜一直没有进入过中断,但是奇怪的是中断接收数组里居然有数值,而且我之前清楚过那个中断接收数组,在WATCH中也看见他有红色的 ......
面纱如雾 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 322  680  1835  1810  1542  7  14  37  32  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved