电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RSM36DTAT-S273

产品描述conn edgecard 72pos R/A .156 sld
产品类别连接器   
文件大小431KB,共2页
制造商Sullins Connector Solutions
标准  
下载文档 详细参数 全文预览

RSM36DTAT-S273概述

conn edgecard 72pos R/A .156 sld

RSM36DTAT-S273规格参数

参数名称属性值
Datasheets
Edgecards (p64-65)
Standard Package1
CategoryConnectors, Interconnects
FamilyCard Edge Connectors - Edgeboard Connectors
系列
Packaging
Tray
Card TypeNon Specified - Dual Edge
GendeFemale
Number of Positions/Bay/Row36
位置数量
Number of Positions
72
Card Thickness0.093" (2.36mm)
排数
Number of Rows
2
节距
Pitch
0.156" (3.96mm)
Mounting TypeThrough Hole, Right Angle
TerminatiSolde
触点材料
Contact Material
Phosphor Bronze
Contact FinishGold
Contact Finish Thickness10µin (0.25µm)
Contact TypeLoop Bellows
ColGree
Flange FeatureFlush Mount, Top Opening, Threaded Insert, 4-40
Material - InsulatiPolyphenylene Sulfide (PPS)
Operating Temperature-65°C ~ 125°C
Read OuDual

文档预览

下载PDF文档
Female Card Edge
.156” [3.96 mm] Contact Centers, .610” [15.49 mm] Insulator Height,
Dip Solder/Wire Wrap/Right Angle for .093”[2.36 mm] or .125”[3.18 mm] Mating PCB
SPECIFICATIONS
• Accommodates .093” ± .008” [2.36 mm ± 0.20 mm] or
.125” ± .008” [3.18 mm ± 0.20 mm] mating PCB
(Consult factory for .031” ± .006” [0.79 mm ± 0.15 mm] PC boards)
• PBT, PPS or PA9T insulator
• Molded-in key available
• 3 Amps current rating for one contact energized
• 30 milli Ohms maximum at rated current
• UL Flammability Rating: 94V-0
READOUT
Female Card Edge
DUAL (D)
TERMINATION TYPE
L
.030” [0.76]
.150” [3.81]
L
.250” [6.35]
LOOP
BELLOWS
(RS, RM)
TERMINATION
TYPE
RS
RM
TA
TB
Dip Solder
Wire Wrap
Right Angle
Right Angle
Right Angle
POST CROSS
SECTION (K)
.025ʺ [0.64] SQUARE
.025ʺ [0.64] SQUARE
.025ʺ [0.64] SQUARE
.025ʺ [0.64] SQUARE
.025ʺ [0.64] SQUARE
POST LENGTH
L ± .025ʺ [0.64]
.190ʺ [4.83]
.560ʺ [14.20]
.100ʺ [2.54]
.180ʺ [4.57]
.250ʺ [6.35]
FITS MIN.
HOLE SIZE
.040ʺ [1.02]
.040ʺ [1.02]
.043ʺ [1.09]
.043ʺ [1.09]
.043ʺ [1.09]
K
RIGHT ANGLE
DIP SOLDER
(TA, TB, TM)
TM
PCB LAYOUT
.250” [6.35]
.156” [3.96] TYP.
Ø .040” [1.02]
COMPONENT SIDE
.150” [3.81]
.156” [3.96] TYP.
Ø .043” [1.09]
A
D
STRAIGHT PIN TERMINATIONS
(RS, RM)
2X Ø .125” [3.18]
.095” [2.41]
A
D
RIGHT ANGLE TERMINATIONS
(TA, TB, TM)
2X Ø .125” [3.18]
MOUNTING STYLE
Ø.125” [3.18]
.250” [6.35]
FLUSH MOUNTING
(D)
NO MOUNTING
EARS (N)
#4-40
.250” [6.35]
FLUSH MOUNTING WITH
THREADED INSERT (T)
Ø.125” [3.18]
.250” [6.35]
FLUSH MOUNTING WITH
SIDE HOLES (Z)
76
www.sullinscorp.com
|
760-744-0125
|
toll-free 888-774-3100
|
fax 760-744-6081
|
info@sullinscorp.com
51单片机小白,求助带功能键控制的电子时钟汇编和c语言代码
本帖最后由 firstsea 于 2015-11-25 16:06 编辑 51单片机小白,求助带功能键控制的电子时钟汇编和c语言代码,有注释最好想弄懂!在此谢过 1、基本要求电子钟基本要求的控制面板如图所示。2 ......
firstsea 51单片机
Xilinx 仿真遇到的问题
Started : "Creating Tbw file". ERROR:ProjectMgmt - TOE: ITclInterp::ExecuteCmd gave Tcl result 'invalid command name "0"'. Tcl_ErrnoId: unknown error Tcl_ErrnoMsg: No error _c ......
eeleader FPGA/CPLD
【T叔藏书阁】《模拟集成电路的分析与设计(第四版)》
中文版:《模拟集成电路的分析与设计(第四版)》英文版:《analysis and design of analog integrated circuits》作者:paul R.Gray, Paul J.Hurst, Stephen H.Lewis, Robert G.Meyer翻译:张 ......
tyw 下载中心专版
运动估计算法设计及FPGA实现.pdf
运动估计算法设计及FPGA实现.pdf ...
zxopenljx FPGA/CPLD
请教:时钟上升沿采样不稳定问题
用verilog写的很简单的一段代码,大概是: reg q;//q是调用IP核fifo产生的数据,默认是reg型输出吧 assign data_out={{4{q}},{4{q}}};//data_out是输出 数据是上升沿进、上升沿采的, ......
xyw FPGA/CPLD
请问网口芯片(971)为何有编解码的功能啊?
那么数据经过网口芯片发送出去的就不是cpu给的原始数据咯?...
mbwr 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2792  2439  1586  2025  1704  19  29  49  34  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved