电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HSC22DRYS-S93

产品描述conn edgecard 44pos dip .100 sld
产品类别连接器   
文件大小105KB,共2页
制造商Sullins Connector Solutions
标准  
下载文档 详细参数 全文预览

HSC22DRYS-S93概述

conn edgecard 44pos dip .100 sld

HSC22DRYS-S93规格参数

参数名称属性值
Datasheets
Edgecards
Standard Package1
CategoryConnectors, Interconnects
FamilyCard Edge Connectors - Edgeboard Connectors
系列
Packaging
Tray
Card TypeNon Specified - Dual Edge
GendeFemale
Number of Positions/Bay/Row22
位置数量
Number of Positions
44
Card Thickness0.093" (2.36mm)
排数
Number of Rows
2
节距
Pitch
0.100" (2.54mm)
Mounting TypeThrough Hole
TerminatiSolde
触点材料
Contact Material
Beryllium Coppe
Contact FinishGold
Contact Finish Thickness10µin (0.25µm)
Contact TypeFull Bellows
ColBlue
Flange FeatureSide Mount Opening, Unthreaded, 0.125" (3.18mm) Di
Material - InsulatiPolybutylene Terephthalate (PBT)
Operating Temperature-65°C ~ 125°C
Read OuDual

文档预览

下载PDF文档
Sullins Card Edge
.100” [2.54 mm] Contact Centers, .431” [10.95 mm] Insulator Height
Dip Solder/Eyelet/Right Angle for .093”[2.36] Mating PCB
SPECIFICATIONS
Accommodates .093” ± .008” [2.36 ± .20] PC board
PBT, PPS, PA9T, or PEEK insulator
Molded-in key available
3 amp current rating per contact
30 milli ohm maximum at rated current
UL Flammability Rating: 94V-0
Sullins Card Edge
READOUT
.265 INSERTION DEPTH [6.73]
FULL BELLOWS
BACK-UP
SPRING
LETTER
'A' SIDE
DUAL (D)
HALF LOADED (H)
TERMINATION TYPE
.125
[3.18]
EYELET ACCEPTS 3-#26 AWG
.185
[4.70]
.050
[1.27]
.225
[5.72]
LETTER B
SIDE
FITS Ø.043
[1.09]
RIGHT ANGLE
(RA)
.200 [5.08] (RT)
.440 [11.15] (RY)
.156
[3.96]
.200
[5.08]
FITS Ø.043
[1.09]
.007 [0.18]
THICK
EYELET
(RE)
NARROW DIP SOLDER
(RT,RY)
MOUNTING STYLE
Ø.125
[3.18]
#4-40
Ø.116[2.95]
CLEARANCE FOR
#4 SCREW
Ø.125
[3.18]
.135
[3.43]
CLEARANCE
HOLE (H)
THREADED
INSERT
(
I
)
FLOATING
BOBBIN (F)
NO MOUNTING EARS
(N)
SIDE MOUNTING
(S)
42
www.sullinscorp.com
|
760-744-0125
|
toll-free 888-774-3100
|
fax 760-744-6081
|
info@sullinscorp.com
FPGA与ARM控制时序的约束?
module fpga_arm( input clk ,input arm_cs,arm_wr,input arm_addr ,input arm_data ,input rst ,output test_en) ;always @(posedge clk or negedge rst) begin if (rst) cnt_en <= 1' ......
eeleader FPGA/CPLD
怎样实现单片机按键双按、长按识别功能?
我用C51编程设计一个4键小键盘,想让程序判断出按键是否为双击、长按。 在识别双击部分,我想设两次击键的间隔时间为0.5s,但不知道如何设置定时器。 请高手指教,我是新手,请讲解详细一 ......
frankwz 嵌入式系统
【Altera SoC体验之旅】+ Lark上ARM开发之编译u-boot和内核
这一部分比较枯燥,需要有耐心,输入命令有一点错误得到结果可能就不正确。 接着上文【Altera SoC体验之旅】+ Lark上ARM开发环境搭建和配置 https://bbs.eeworld.com.cn/forum.php?mod=view ......
zhaoyongke FPGA/CPLD
三极管失效的问题
最近在调试一个用三极管(NPN)实现高低电平反向的电路,如图所示,发现一个奇怪的的失效问题:在运行很短的一段时间后,在输入端接入低电平,三极管的基极电压仍然为0.7V左右,这样集电极端的 ......
一叶知秋 模拟电子
恒流源应用采样电阻上波形过冲的定义
电路图如图1所示,图2是用差分探头探测采样电阻R上的波形。问题如下: 1、过冲(△V)的百分比计算是以下哪种呢? (1)△V%=5mV/(1.55-0)V; (2)△V%=5mV/(1.55-1.5)V; (3)△ ......
xiaxingxing 模拟电子
这样的波形用verilog如何产生?
583560三角载波频率随机变化的 ...
曲奇coo FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 357  143  1849  896  17  8  3  38  19  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved