电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

V54C3256164VCLJ7PC

产品描述Synchronous DRAM, 16MX16, 5.4ns, CMOS, PBGA60
产品类别存储    存储   
文件大小714KB,共50页
制造商ProMOS Technologies Inc
下载文档 详细参数 全文预览

V54C3256164VCLJ7PC概述

Synchronous DRAM, 16MX16, 5.4ns, CMOS, PBGA60

V54C3256164VCLJ7PC规格参数

参数名称属性值
Objectid1125506032
包装说明FBGA, BGA60,8X15,32
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间5.4 ns
最大时钟频率 (fCLK)143 MHz
I/O 类型COMMON
交错的突发长度1,2,4,8
JESD-30 代码R-PBGA-B60
内存密度268435456 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度16
端子数量60
字数16777216 words
字数代码16000000
最高工作温度70 °C
最低工作温度
组织16MX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码FBGA
封装等效代码BGA60,8X15,32
封装形状RECTANGULAR
封装形式GRID ARRAY, FINE PITCH
电源3.3 V
认证状态Not Qualified
刷新周期8192
连续突发长度1,2,4,8
最大待机电流0.001 A
最大压摆率0.2 mA
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式BALL
端子节距0.8 mm
端子位置BOTTOM

文档预览

下载PDF文档
V54C3256(16/80/40)4VC
256Mbit SDRAM
3.3 VOLT, TSOP II / FBGA PACKAGE
16M X 16, 32M X 8, 64M X 4
6
System Frequency (f
CK
)
Clock Cycle Time (t
CK3
)
Clock Access Time (t
AC3
) CAS Latency = 3
Clock Access Time (t
AC2
) CAS Latency = 2
166 MHz
6 ns
5.4 ns
5.4 ns
7PC
143 MHz
7 ns
5.4 ns
5.4 ns
7
143 MHz
7 ns
5.4 ns
6 ns
8PC
125 MHz
8 ns
6 ns
6 ns
Features
4 banks x 4Mbit x 16 organization
4 banks x 8Mbit x 8 organization
4 banks x16Mbit x 4 organization
High speed data transfer rates up to 166 MHz
Full Synchronous Dynamic RAM, with all signals
referenced to clock rising edge
Single Pulsed RAS Interface
Data Mask for Read/Write Control
Four Banks controlled by BA0 & BA1
Programmable CAS Latency: 2, 3
Programmable Wrap Sequence: Sequential or
Interleave
Programmable Burst Length:
1, 2, 4, 8 for Sequential Type
1, 2, 4, 8 for Interleave Type
Multiple Burst Read with Single Write Operation
Automatic and Controlled Precharge Command
Random Column Address every CLK (1-N Rule)
Power Down Mode
Auto Refresh and Self Refresh
Refresh Interval: 8192 cycles/64 ms
Available in 54 Pin TSOP II, 60 Ball FBGA
LVTTL Interface
Single +3.3 V
±0.3
V Power Supply
Description
The V54C3256(16/80/40)4VC is a four bank Syn-
chronous DRAM organized as 4 banks x 4Mbit x 16,
4 banks x 8Mbit x 8, or 4 banks x 16Mbit x 4. The
V54C3256(16/80/40)4VC achieves high speed data
transfer rates up to 166 MHz by employing a chip
architecture that prefetches multiple bits and then
synchronizes the output data to a system clock
All of the control, address, data input and output
circuits are synchronized with the positive edge of
an externally supplied clock.
Operating the four memory banks in an inter-
leaved fashion allows random access operation to
occur at higher rate than is possible with standard
DRAMs. A sequential and gapless data rate of up to
166 MHz is possible depending on burst length,
CAS latency and speed grade of the device.
Device Usage Chart
Operating
Temperature
Range
0°C to 70°C
Package Outline
T/S
Access Time (ns)
6
Power
8PC
7PC
7
Std.
L
U
Temperature
Mark
Blank
V54C3256(16/80/40)4VC Rev. 1.1 March 2004
1
ZigBee的AD采样问题,急!!!
这两天调ZigBee,用的是Jennic公司的5139M4,现在其他的应用都调通了,就剩AD采样部分存在问题。5139上一共有4个AD采样针脚,但是同一时刻只能设置其中的一个作为AD通道。我要做的项目要求 ......
luotuo52 嵌入式系统
轻松找出圣诞树上的最亮的那一盏灯
圣诞假期,您是否曾经想知道圣诞树上的哪一盏灯最亮呢?一个光电二极管可以帮您确定这些灯的亮度。尽管如此,要在背景灯光下众多灯泡中找出最亮的那一盏仍然是一项艰难的工作,除非您对您的光电 ......
maylove 电源技术
问大家一个问题
女朋友的生日到了,不知道给她买什么好,看着她平时那么喜欢听歌,想到买一套小音响送给她。求助各位大哥,什么牌子的音响性价比最后而且还能达到HIFI的感觉?...
清酒 聊聊、笑笑、闹闹
如何将.hex格式中的数据取出来?
在将.out格式转化成.hex格式后,如果要烧写到FLASH中,是不是需要将.hex格式的文件中的数据取出来?如何取?谁有编好的示例程序,能否共享一下供大家参考???先谢谢了!!!急!!!!!...
ip602 模拟与混合信号
模拟电路设计方法
模拟电路设计方法...
simonprince 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2748  1177  2197  2589  1553  56  24  45  53  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved