电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL500-37BSCLR

产品描述Low Power CMOS Output VCXO Family (17MHz to 130MHz)
文件大小193KB,共5页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL500-37BSCLR概述

Low Power CMOS Output VCXO Family (17MHz to 130MHz)

文档预览

下载PDF文档
PLL500-17B/27B/37B
Low Power CMOS Output VCXO Family (17MHz to 130MHz)
FEATURES
VCXO output for the 17MHz to 130MHz range
-
PLL500-17B: 17MHz to 36MHz
-
PLL500-27B: 27MHz to 65MHz
-
PLL500-37B: 65MHz to 130MHz
Low phase noise (-142 dBc @ 10kHz offset).
CMOS output with OE tri-state control.
Selectable output drive (Standard or High drive).
-
Standard: 8mA drive capability at TTL level.
-
High: 24mA drive capability at TTL level.
Fundamental crystal input.
Integrated high linearity variable capacitors.
+/- 150 ppm pull range, max 5% linearity.
Low jitter (RMS): 2.5ps period jitter.
2.5 to 3.3V operation.
Available in 8-Pin SOIC or DIE.
PIN CONFIGURATION
XIN
OE^
VIN
GND
1
8
XOUT
DS^
VDD*
CLK
P500-x7B
2
3
4
7
6
5
^: Denotes internal Pull-up
DIE PAD LAYOUT
32 mil
(812,986)
8
1
XIN
XOUT
DRIVSEL^ 7
39 mil
DESCRIPTION
The PLL500-17B/27B/37B are a low cost, high per-
formance, low phase noise, and high linearity VCXO
family for the 17 to 130MHz range, providing less
than -130dBc at 10kHz offset. The very low jitter (2.5
ps RMS period jitter) makes these chips ideal for
applications requiring voltage controlled frequency
sources. The IC’s are designed to accept fundamen-
tal resonant mode crystals.
2
OE^
VDD 6
3 VCON
4 GND
CLK 5
DIE ID:
PLL500-17B: C500A0505-05P
Y
X
PLL500-27B: C500A0505-05Q
PLL500-37B: C500A0505-05R
(0,0)
Note: ^ denotes internal pull up
FREQUENCY RANGE
PART #
PLL500-17B
PLL500-27B
PLL500-37B
MULTIPLIER
No PLL
No PLL
No PLL
FREQUENCY
17 – 36 MHz
27 – 65 MHz
65 – 130 MHz
DIE SPECIFICATIONS
Name
Value
Size
Reverse side
Pad dimensions
Thickness
39 x 32 mil
GND
80 micron x 80 micron
10 mil
BLOCK DIAGRAM
XIN
XOUT
XTAL
OSC
VARICAP
OE
VCON
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 12/21/05 Page 1
艾睿电子携手ADI与您探讨:无需光耦的flyback隔离电源设计
503946 点击报名>>> 直播时间:2020年10月20日(周二)上午10:00-11:30 直播主题:无需光耦的flyback隔离电源设计 直播介绍: 介绍与传统Flyback构架不同的无需光耦的隔离电源技 ......
dancerzj 电源技术
基于LabVIEW图形界面的TI LM3S8962的开发--第五步
基于LabVIEW图形界面的TI LM3S8962的开发--第五步 心得体会: 经过了半个月的学习学习,基于LabVIEW图形界面的TI LM3S8962的开发已经完成了,让我可以捡起来以前学习过的LabVIEW的知识,也让 ......
wanghongyang 微控制器 MCU
RLC以外的第四器件:忆阻器,你知道么?
早在08年7月,我们EEWORLD论坛就报告过关于当年HP实验室发现的 忆阻器:忆阻器最早在1971年被华裔科学家 蔡少棠在理论上预测了,沉寂37年之后,2008年,HP实验室传出,在纳米级系统上,证实了这 ......
辛昕 模拟电子
FPGA学习流程
本课程结合目前热门的FPGA技术,由多年开发经验的工程师授课,系统地介绍了FPGA的基本设计方法。学习FPGA/CPLD概念的基础上, Altera公司和Xilinx公司主流FPGA/CPLD的结构与特点。本课程在FPGA ......
jingcheng FPGA/CPLD
论坛推荐
http://www.imagytech.com 好像是搞嵌入式流媒体的 有兴趣的可以看看...
iqtao 嵌入式系统
电子工程师
【招聘】电子工程师: 职位描述 职位类别:电子工程师/技术员 职责: 1、负责新产品硬件方案设计; 2、硬件电路原理设计及PCB设计; 3、相关产品调试、测试方案设计; 4、物料选型。 ......
得实打印机 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 546  1557  1186  2163  60  11  32  24  44  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved