电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL500-37BSCR

产品描述Low Power CMOS Output VCXO Family (17MHz to 130MHz)
文件大小193KB,共5页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL500-37BSCR概述

Low Power CMOS Output VCXO Family (17MHz to 130MHz)

文档预览

下载PDF文档
PLL500-17B/27B/37B
Low Power CMOS Output VCXO Family (17MHz to 130MHz)
FEATURES
VCXO output for the 17MHz to 130MHz range
-
PLL500-17B: 17MHz to 36MHz
-
PLL500-27B: 27MHz to 65MHz
-
PLL500-37B: 65MHz to 130MHz
Low phase noise (-142 dBc @ 10kHz offset).
CMOS output with OE tri-state control.
Selectable output drive (Standard or High drive).
-
Standard: 8mA drive capability at TTL level.
-
High: 24mA drive capability at TTL level.
Fundamental crystal input.
Integrated high linearity variable capacitors.
+/- 150 ppm pull range, max 5% linearity.
Low jitter (RMS): 2.5ps period jitter.
2.5 to 3.3V operation.
Available in 8-Pin SOIC or DIE.
PIN CONFIGURATION
XIN
OE^
VIN
GND
1
8
XOUT
DS^
VDD*
CLK
P500-x7B
2
3
4
7
6
5
^: Denotes internal Pull-up
DIE PAD LAYOUT
32 mil
(812,986)
8
1
XIN
XOUT
DRIVSEL^ 7
39 mil
DESCRIPTION
The PLL500-17B/27B/37B are a low cost, high per-
formance, low phase noise, and high linearity VCXO
family for the 17 to 130MHz range, providing less
than -130dBc at 10kHz offset. The very low jitter (2.5
ps RMS period jitter) makes these chips ideal for
applications requiring voltage controlled frequency
sources. The IC’s are designed to accept fundamen-
tal resonant mode crystals.
2
OE^
VDD 6
3 VCON
4 GND
CLK 5
DIE ID:
PLL500-17B: C500A0505-05P
Y
X
PLL500-27B: C500A0505-05Q
PLL500-37B: C500A0505-05R
(0,0)
Note: ^ denotes internal pull up
FREQUENCY RANGE
PART #
PLL500-17B
PLL500-27B
PLL500-37B
MULTIPLIER
No PLL
No PLL
No PLL
FREQUENCY
17 – 36 MHz
27 – 65 MHz
65 – 130 MHz
DIE SPECIFICATIONS
Name
Value
Size
Reverse side
Pad dimensions
Thickness
39 x 32 mil
GND
80 micron x 80 micron
10 mil
BLOCK DIAGRAM
XIN
XOUT
XTAL
OSC
VARICAP
OE
VCON
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 12/21/05 Page 1
【TI首届低功耗设计大赛】多路PWM输出
很荣幸的成为了第一批入围的孩子 收到板子半个月了 都没怎么搞 一直在忙着搞别的比赛 昨天好不容易闲下来 搞了个多路PWM,一路占空比25%,一路75%,波形都用示波器看过了,波形正常,哈哈 还请 ......
0℃的春天 微控制器 MCU
EEWORLD大学堂----PCB设计视频-1天学会PADS PCB设计
PCB设计视频-1天学会PADS PCB设计:https://training.eeworld.com.cn/course/5385本课程适用于有电子兴趣爱好学员学习。高效实用。...
pcba68 嵌入式系统
ccs问题
ccs中void delay() { int i,j; for(i=0;i...
LengJie 微控制器 MCU
lcd1602背光没效果
求助各位大神,我的开发板是EP2C8Q208C8,学的是verylog,店家给我的实验例程只有vhdl的,所以用了我同学的程序,但烧进去运行,能显示我要他显示的字符,但背光效果全无,引脚也没有接错啊。后 ......
renee FPGA/CPLD
请问一道题目
试写出大尾数和小尾数机器中下图的数据结构,下图中a,b个占4bit长度 0 0 1 2 3 4 5 6 7 +-+-+-+-+-+-+-+-+ | | | | a | b | | | | +-+-+- ......
mooddog 嵌入式系统
请教高手这段代码的意思?
这段代码是我老师给我的,是用keil uvision2软件纺写的 是bulkloop框架里的 void DA5384(unsigned char indata) { unsigned char i; unsigned int mydata; unsigned int dataT; //S ......
hlw0510940108 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 395  1830  1461  2099  2485  8  37  30  43  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved