电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL502-03HSC

产品描述Low Phase Noise VCXO (48MHz to 100MHz)
产品类别无源元件    振荡器   
文件大小176KB,共4页
制造商PLL (PhaseLink Corporation)
下载文档 详细参数 选型对比 全文预览

PLL502-03HSC概述

Low Phase Noise VCXO (48MHz to 100MHz)

PLL502-03HSC规格参数

参数名称属性值
厂商名称PLL (PhaseLink Corporation)
Reach Compliance Codeunknow

文档预览

下载PDF文档
PLL502-03
Low Phase Noise VCXO (48MHz to 100MHz)
FEATURES
VCXO output for the 48MHz to 100MHz range
Low phase noise (-130 dBc @ 10kHz offset at
48MHz).
CMOS output.
12 to 25MHz crystal input.
Integrated variable capacitors.
Selectable High Drive (30mA) or Standard Drive
(10mA) output.
Wide pull range (+/- 250 ppm).
Low jitter (RMS): 3.5ps period.
3.3V operation.
Available in 8-Pin SOIC.
PIN CONFIGURATION
XOUT
N/C
VCON
GND
1
2
3
4
8
7
6
5
XIN
OE^
VDD
CLK
Note: ^ denotes internal pull up
OUTPUT RANGE
MULTIPLIER
X4
FREQUENCY
RANGE
48 - 100MHz
OUTPUT
BUFFER
CMOS
PLL502-03
DESCRIPTION
The PLL502-03 is a low cost, high performance and
low phase noise VCXO for the 48 to 100MHz range,
providing less than -130dBc at 10kHz offset at
48MHz. The very low jitter (3.5ps RMS period jitter)
makes this chip ideal for applications requiring volt-
age controlled frequency sources. Input crystal can
range from 12 to 25MHz (fundamental resonant
mode).
BLOCK DIAGRAM
VCO
Divider
Reference
Divider
Phase
Comparator
Charge
Pump
Loop
Filter
VCO
CLK
XIN
XOUT
XTAL
OSC
VARICAP
OE
VCON
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 09/17/04 Page 1

PLL502-03HSC相似产品对比

PLL502-03HSC P502-03SC PLL502-03 PLL502-03SC-R PLL502-03SC PLL502-03SI PLL502-03HSI PLL502-03HSC-R P502-03HSC
描述 Low Phase Noise VCXO (48MHz to 100MHz) Low Phase Noise VCXO (48MHz to 100MHz) Low Phase Noise VCXO (48MHz to 100MHz) Low Phase Noise VCXO (48MHz to 100MHz) Low Phase Noise VCXO (48MHz to 100MHz) Low Phase Noise VCXO (48MHz to 100MHz) Low Phase Noise VCXO (48MHz to 100MHz) Low Phase Noise VCXO (48MHz to 100MHz) Low Phase Noise VCXO (48MHz to 100MHz)
Qt学习之路第43篇 QStringListModel
上一章我们已经了解到有关 list、table 和 tree 三个最常用的视图类的便捷类的使用。前面也提到过,由于这些类仅仅是提供方便,功能、实现自然不如真正的 model/view 强大。从本章起,我们将了 ......
兰博 嵌入式系统
说是学生参与,主要还是看指导老师
本帖最后由 paulhyde 于 2014-9-15 03:08 编辑 感觉有一个NB的指导老师你就成功一大半了 像俺这种完全靠自己那就悲催了 ...
airqj 电子竞赛
讨论:如何在FPGA内实现一个小延时,比如0.5ns?
1. 用组合逻辑搭的话,有什么综合和布线策略可以保证延时的精度呢?2. 另外,刚刚看到说明文档,说pll输出时钟的最小相移是VCO周期除以8,这个时间是可以满足的。不过我自己做了个实验如下:10M ......
eeleader FPGA/CPLD
数字信号处理的FPGA实现
经典书籍...
zzggxx007 FPGA/CPLD
JR45代替串口
我想用JR45代替串口 意思是两块板,板间通信做成串口,接线的话用网线接,但是不连网络,只是用网线来代替串口 请问这样可以吗? 是不是在MAX232后面本来是接串口的座,把串口座改成网口那样的 ......
dule 嵌入式系统
ADC与DAC专题学习之四——ADC和DAC的静态传输函数
对于DAC和ADC这两者来说,最重要的是记住输入或输出都是数字信号,所以,信号是被量化的。也就是说,N比特字代表2的N次方个可能状态之一,因此,N比特DAC(具有一个固定参考)只能有2的N次方可能 ......
七月七日晴 模拟与混合信号

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1743  2382  136  38  1392  36  48  3  1  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved