电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL502-35OCL-R

产品描述750kHz - 800MHz Low Phase Noise Multiplier VCXO
产品类别无源元件    振荡器   
文件大小254KB,共9页
制造商PLL (PhaseLink Corporation)
下载文档 详细参数 全文预览

PLL502-35OCL-R概述

750kHz - 800MHz Low Phase Noise Multiplier VCXO

PLL502-35OCL-R规格参数

参数名称属性值
厂商名称PLL (PhaseLink Corporation)
Reach Compliance Codeunknow

文档预览

下载PDF文档
PLL502-35/-37/-38/-39
750kHz – 800MHz Low Phase Noise Multiplier VCXO
Universal Low Phase Noise IC’s
FEATURES
Selectable 750kHz to 800MHz range.
Low phase noise output (@ 10kHz frequency
offset, -142dBc/Hz for 19.44MHz, -125dBc/Hz for
155.52MHz, -115dBc/Hz for 622.08MHz).
CMOS (PLL502-37), PECL (PLL502-35 and
PLL502-38) or LVDS (PLL502-39) output.
12 to 25MHz crystal input.
No external load capacitor or varicap required.
Output Enable selector.
Wide pull range (+/-200 ppm)
Selectable 1/16 to 32x frequency multiplier.
3.3V operation.
Available in 16-Pin (TSSOP or 3x3mm QFN).
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
VCON
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
The PLL502-35 (PECL with inverted OE), PLL502-37
(CMOS), PLL502-38 (PECL), and PLL502-39 (LVDS)
are high performance and low phase noise VCXO IC
chips. They provide phase noise performance as low
as –125dBc at 10kHz offset (at 155MHz), by multi-
plying the input crystal frequency up to 32x. The
wide pull range (+/- 200 ppm) and very low jitter
make them ideal for a wide range of applications,
including SONET/SDH and FEC. They accept fun-
damental parallel resonant mode crystals from 12 to
25MHz.
XOUT
SEL3^
SEL2^
OE
13
14
15
16
12
11
10
SEL1^
9
DESCRIPTION
XIN
SEL0^ / VDD*
VDD / GND*
P502-3x
1
2
3
4
PLL 502-3x
GND
GND
8
7
6
5
GND
CLKC
VDD
CLKT
VCON
BLOCK DIAGRAM
SEL
OE
Vin
X+
X-
Oscillator
Amplifier
w/
integrated
varicaps
PLL
(Phase
Locked
Loop)
^:
*:
Internal pull-up
On 3x3 package, PLL502-35/-38 do not have SEL0 available: Pin
10 is VDD, pin 11 is GND. However, PLL502-37/-39 have SEL0
(pin 10), and pin11 is VDD. See pin assignment table for details.
OUTPUT ENABLE LOGICAL LEVELS
Part #
PLL502-38
PLL502-35
PLL502-37
PLL502-39
OE
0 (Default)
1
0
1 (Default)
Tri-state
Tri-state
GND
State
Output enabled
Q
Q
Output enabled
PLL by-pass
PLL502-3x
OE input: Logical states defined by PECL levels for PLL502-38
Logical states defined by CMOS levels for PLL502-37/-39
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 01/19/06 Page 1
CCS能不能生产BSL下载所需的txt文件?
新手一枚,如题,想用CCS软件,但没有仿真器,只能用BSL下载方式,CCS能不能生成txt的下载文件?...
lyf92 微控制器 MCU
keil3应用
m=10*10; a=m; delay(); 用keil3运行时,为什么执行m=10*10之后,把光标放到m处,m不是100, 而是执行完a=m; 光标处m才是100 本帖最后由 mudashu 于 2011-4-15 22:00 编辑 ]...
mudashu stm32/stm8
一个按键暂停和恢复,不能松手?
/*****第一次按,数码管开始计数,第二次按,数码管停在那,第三次按接着往下计数,以此类推。*******/ #include #define uint unsigned int #define uchar unsigned char bit sign=0;// ......
wrlsohu 51单片机
launchpad里面的math.h的开方函数不能调用,无法开方
各位大神们,求助啊。launchpad里面的math.h的开方函数不能调用,一调用就出错。怎么才能用launchpad实现开方函数啊?...
瑾安然 微控制器 MCU
单片机采样
我要用单片机采样,输入信号频率范围20-200K可变, 每个周期我要采样10个点,单片机只有16位,不够用,怎么把高频率和低频率的分开采样?...
ma_0808 单片机
STM32F767定时器溢出中断标志的问题
我写了个定时器4溢出中断的程序,参考开发板例程,发现定时不准, 程序里没有判断定时器溢出中断标志。我不知道用HAL库如何清除 定时器4的溢出中断标志。请高手指教,谢谢! ...
chenbingjy stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2058  1920  80  8  2049  42  39  2  1  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved